Новости SOC от Dacafe (http://www.edatoolscafe.com), Сентябрь 2003 года =================================================================== 1 сентября Конференция JEDEX в Китае 21-22 октября 2 сентября Xilinx выпускает два новых интерфейса (Multi-Rate SDI 2 сентября National Semiconductor выпускает интегрированную подсистему LM4930 для поддержки голоса и цифрового аудио в портативных устройствах 2 сентября Summit Design и ARM создают платформу для совместного проектирования и верификации Visual Elite ESC на базе SystemC. 2 сентября Lattice анонсирует программу "ispLeverCORE Connection IP Partners Program" 2 сентября Accelerated Technology увеличивает свое проникновение на рынок мобильных устройств, поддерживая в своей Nucleus RTOS видеоплатформу Alphamosaic на базе видеопроцессора VC01. 2 сентября Altera и Alcahest обеспечивают беспрецендентный уровень производительности шифрования с помощью IP компоненты RSA для FPGA Cyclone. 3 сентября LSI Logic разработала и распространяет первое синтезируемое ядро процессора ARM1026EJ-S, работающее на частоте 333 Мгц 3 сентября Altera и MorethanIP анонсируют первые IP-компоненты для оптических каналов, оптимизированные под FPGA Cyclone 3 сентября Серия совместных семинаров 0-In Design Automation и Verisity, посвященных будущему верификации 3 сентября Celoxica продемонстрирует системное проектирование для Xilinx FPGA и программируемых SoC на Programmable World 2003 3 сентября Affymetrix GeneChip CustomExpress - новый стандарт емкости данных 4 сентября Coware добавила модель процесссора ARM1136J-S в библиотеку моделей ConvergenSC 4 сентября IBM сделала свой вклад в стандартизацию процесса проектирования чипов 4 сентября NEC Electronics выбирает Synopsis 4 сентября LSI Logic выпускает платформу H.264/MPEG-4 AVC 8 сентября Новая версия софта от Xilinx - ISE 6.1i 8 сентября Cadence и CoWare объединяют усилия для унификации методологии проектирования систем на кристалле 8 сентября Genesys Logic лицензирует у MIPS Technologies MIPS32 4Kc и 4Kp для использования в высокоскоростных SoC 8 сентября Altera анонсирует конференции Global SOPC World 2003 8 сентября Texas Instruments выпускает TMS320DM64x для цифровой обработки сигналов 8 сентября Intellitech Corporation выпустила отладчик NEBULA Silicon Debugger 9 сентября Synplicity поддержала выпуск Xilinx ISE 6.1i 9 сентября Mentor Graphics и Verisity создают средства верификации IP компонентов из Inventra 9 сентября Magma помогла Toshiba выпустить 2.5-миллионо-вентильную SoC всего за 4 недели 9 сентября Mentor Graphics выполнила бесшовную интеграцию FPGA Adavantage и Xilinx ISE 6.1i 9 сентября Intel выпускает первый однокристальный процессор для беспроводных сетей 10 сентября Altera выпускает EP1C4 - очередную FPGA семейства Cyclone 10 сентября Intel в кооперации с Xerox Corporation разработала новые процессоры (Intel MXP5800 и Intel MXP5400) для устройств цифровой обработки образов 10 сентября Agere Systems использовала платформу проектирования Galaxy от Synopsis при изготовлении сетевого процессора 5G APP550 по технологии 0.13 мк. 10 сентября Mentor Graphics выбрала Paradigm Works для совместной разработки средств поддержки верификации 10 сентября Insight и Xilinx анонсируют X-Fest 2003 11 сентября Mentor Graphics анонсирует DFT-поддержку при разработках на базе процессоров AMD Opteron и других процессоров архитектуры AMD64 11 сентября Verisity существенно расширяет университетскую программу 11 сентября SynTest выбирает Logicad в качестве дистрибьютора в Индии 15 сентября Synopsys и Artisan сотрудничают в валидации интероперабельной архитектуры PCI Express 15 сентября Altera анонсирует планы по 90-нм FPGA 15 сентября Silicon Logic Engineering и Mentor Graphics сотрудничают в создании систем эмуляции нового поколения 15 сентября Synopsys и Rambus сотрудничают в создании интероперабельных решений PCI Express 15 сентября IMEC EUROPRACTICE и Virtual Silicon расширяют соглашение по IP компонентам 15 сентября Mentor Graphics анонсирует адаптацию TestKompress на фирме AMD при производстве тестов для проектов микропроцессоров новых поколений 15 сентября Mentor Graphics анонсирует выбор TestKompress ведущими компаниями, включая AMD, Ricoh и Renesas 15 сентября Accelerated Technology выпускает Nucleus 802.11 STA, поддерживающий Wireless Ethernet 15 сентября Accelerated Technology и Xilinx обеспечивают работу Nucleus RTOS на встроенном в Xilinx FPGA процессоре MicroBlaze 15 сентября Новая платформа Virtuoso от Cadence 15 сентября OEA International расширяется в Индию, Израиль и Европу 15 сентября Verisity выпускает eAnalyzer в поддержку стандарта IEEE p1647 15 сентября Verisity выпускает верификационную компоненту (eVC) для PCI Express 15 сентября Verisity упрощает верификацию SoC выпуская sVM 16 сентября Xilinx выпускает IP-компоненту PCI Express версии 2.0 16 сентября Atmel выпускает два новых члена семейства микроконтроллеров TinyAVR - tiny13 и tiny2313 16 сентября Accelerated Technology предлагает полную RTOS и средства разработки для новейшего семейства процессоров Motorola PowerQUICC III (MPC8560) 16 сентября Accelerated Technology предлагает RTOS для сетевых процессоров семейства Intel IXP4XX, начиная с Intel IXP425 16 сентября Мультимедийный процессор i.MX21 от Motorola инициирует новую волну коммуникационных устройств. 16 сентября Cadence анонсирует средства разработки для сетевого процессора Intel IXP2800 17 сентября Insignia лицензировала Nucleus RTOS у Accelerated Technology 17 сентября ARM и Cadence поддержали использование процессоров ARM в Silicon Design Chain 17 сентября Nucleus RTOS от Accelerated Technology была использована при разработке ADTS 505 (Air Data Test Set) фирмой Druck Limited (England) 17 сентября Toshiba изготовила высокопроизводительный ASSP с помощью Synopsys DFT Compiler SoCBIST 17 сентября Zarlink выпускает однокристальный пакетный процессор ZL50111, обеспечивающий TDM-to-IP/Ethernet 18 сентября Cadence переходит на технологию 90 нм с помощью Chartered 18 сентября Synopsis переходит на технологию 90 нм с помощью Chartered 18 сентября Mentor Graphics переходит на технологию 90 нм с помощью Chartered 18 сентября Virage Logic переходит на технологию 90 нм с помощью Chartered 22 сентября Celoxica анонсирует новый инструментарий синтеза "из C в FPGA" 22 сентября Mentor Graphics анонсирует повышенную производительность FastScan 22 сентября Procket Networks выбирает FastScan от Mentor Graphics 22 сентября ARM и Synopsys продолжают сотрудничество, начатое в 2001 году 23 сентября Cadence и Mentor приостанавливают спор о патенте на эмуляцию и аппаратную акселерацию 23 сентября EVE и Synplicity сотрудничают для ускорения верификации SoC прототипированием 23 сентября Atmel выпускает AT76C113 - процессоры обработки образов следующего поколения 23 сентября Технические семинары по SystemVerilog 24 сентября Motorola объединила флеш-микроконтроллеры с аналоговыми микросхемами для автомобильных приложений 24 сентября Avnet присоединилась к FAST Partner Program фирмы Mentor Graphics 25 сентября Cadence в Московском институте электронных технологий 25 сентября Cadence и dSPACE (Германия) сотрудничают в создании распределенного потока проектирования для автомобильных приложений 25 сентября Altium продемонстрирует технологию "Board-on-Chip" на Altera SOPC World 2003 29 сентября Motorola анонсирует эффективные по цене процессоры семейства PowerQUICC (MPC885 и MPC8272) с интегрированными средствами безопасности 29 сентября Celoxica и Xilinx выпускают средства проектирования нового поколения для FPGA Virtex-II Pro c процессорами Power PC и MicroBlaze 29 сентября Mentor Graphics анонсирует Formal Pro MP - масштабируемую мультипроцессорную систему формальной верификации 29 сентября Fujitsu и Synopsys создали в Японии совместную сервисную службу для проектирования SoC 1 сентября Конференция JEDEX в Китае 21-22 октября Основные темы: качество и надежность, беспроводные технологии, оперативная память (DIMM, DDR1, DDR2). JEDEC - ведущий разработчик стандартов, объединяющий 1800 представителей 275 компаний в 50 комитетах JEDEC. Все стандарты, выработанные JEDEC, распространяются бесплатно с сайта www.jedec.org. www.jedexchina.org 2 сентября Xilinx выпускает два новых интерфейса (Multi-Rate SDI и HD-SDI) для улучшения цифровой последовательной передачи видеоинформации www.cook-tech.com/ctxil103.html www.xilinx.com 2 сентября National Semiconductor выпускает интегрированную подсистему LM4930 для поддержки голоса и цифрового аудио в портативных устройствах www.national.com 2 сентября Summit Design и ARM создают платформу для совместного проектирования и верификации Visual Elite ESC на базе SystemC. Summit Design лицензировала ARM CCMs (Cycle-Callable Models) для распространения совместно со своим продуктом Visual Elite ESC. Visual Elite ESC - это основанная на SystemC платформа совместного проектирования и верификации программного и аппаратного обеспечения с интегрированными ISS (Instruction Set Simulator) моделями целевых процессоров. ARM CCMs - это симуляционные модели процессоров ARM, адекватные на уровне транзакций. Они спроектированы таким образом, чтобы легко интегрироваться с пользовательскими поцикловыми симуляторами. Каждая CCM содержит высокоскоростную поцикловую поведенческую модель, отладочный интерфейс и интерфейс к памяти. Visual Elite ESC - это продукт нового поколения, который обеспечивает на системном уровне моделирование, верификацию и анализ аппаратного и программного обеспечения. Visual Virtual Prototype позволяет пользователям создавать исполняемую модель системы, внедряя в нее модель встроенного процессора. Такая модель системы обеспечивает команду разработчиков программного обеспечения платформой разработки и тестирования задолго до реализации аппаратного обеспечения. Это на месяцы сокращает время выхода на рынок. Visual Elite поддерживает отладку программного обеспечения на уровне исходных текстов на ассемблере и других языках. Описания аппаратного обеспечения на SystemC могут быть трансформированы в HDL RTL реализации. www.arm.com www.sd.com 2 сентября Lattice анонсирует программу "ispLeverCORE Connection IP Partners Program" CAST, Inc., Digital Core Design, Eureka Technology, Inc. первые присоединились к этой программе, оптимизировав свои IP- компоненты под устройства Lattice ispXPGA и ORCA FPGA/FPSC. (Field Programmable System Chip). Connection Cores включают микропроцессоры, математические блоки, UARTы и шинные интерфейсы. Сопровождающий информационный комплект включает тестбенчи для симуляции, документацию, скрипты, wrappers и т.д. www.latticesemi.com/products/devtools/ip/partners.cfm 2 сентября Accelerated Technology увеличивает свое проникновение на рынок мобильных устройств, поддерживая в своей Nucleus RTOS видеоплатформу Alphamosaic на базе видеопроцессора VC01. VC01 - полностью программируемый процессор с малым потреблением энергии, основанный на технологии VideoCore. Архитектура VideoCore поддерживает чрезвычайно быстрые функции для обработки мультимедиа и видео в беспроводных устройствах, не сокращая срок службы батареек. Используя Nucleus, RTOS разработчики могут программировать свои мобильные устройства на базе для обеспечения мультимедиа- функциональности, такой как игры, сжатие и пересылка видеоклипов воспроизведение и редактирование музыки. Разработчики могут использовать в своих приложениях Nucleus NET TCP/IP и систему управления файлами Nucleus FILE. Все компоненты распространяются на уровне исходных текстов, без выплаты "royalty". Лицензия на пакет программного обеспечения Nucleus стоит от $12,495. www.alphamosaic.com www.acceleratedtechnology.com www.mentor.com 2 сентября Altera и Alcahest обеспечивают беспрецендентный уровень производительности шифрования с помощью IP компоненты RSA для FPGA Cyclone. Продемонстрирована производительность шифрования 6-Mbps для приложений IPSec. IP-компонента RSA распространяется с сайта Alcahest. Полный пакет, включающий программное обеспечение и документированный проект стоит $16,000. Alcahest Limited - это фирма в Великобритании, специализирующаяся на разработке и распространении сложных криптографических аппаратных решений для высокоскоростных сетей. www.alcahest.com www.altera.com 3 сентября LSI Logic разработала и распространяет первое синтезируемое ядро процессора ARM1026EJ-S, работающее на частоте 333 Мгц Эта реализация ядра ARM1026EJ-S включает 16Кбт кеш инструкций и 16 Кбт кеш данных. www.lsilogic.com www.arm.com 3 сентября Altera и MorethanIP анонсируют первые IP-компоненты для оптических каналов, оптимизированные под FPGA Cyclone Эти IP-компоненты обеспечивают передачу информации по интерфейсу Avalon со скоростью 1Gbit/2Gbit в секунду. Цена - от $30,000 за нет-лист, оптимизированный под Altera FPGA. MorethanIP основана в 1999 году в г. Мюнхен (Германия). Она сконцентрировалась на разработке IP компонентов и проектов под заказ для высокоскоростных коммуникаций и встроенных систем. www.morethanip.com www.altera.com/IPmegastore 3 сентября Серия совместных семинаров 0-In Design Automation и Verisity, посвященных будущему верификации Цель семинаров - научить инженеров достигать нужного уровня верификации для сложных проектов. Предполагается представление методологии VPA (Verification Process Automation). Семинары пройдут в сентябре в городах: Los Angeles, Irvine, San Diego, Santa Clara; в октябре в городах: Ottawa, Waltham, Denver (Broomfield), Dallas, Austin, Kyoto (Япония); в ноябре в городах Tokyo (Япония), Seoul (Корея). www.verisity.com/home/seminar2003/index.htm www.0-in.com 3 сентября Celoxica продемонстрирует системное проектирование для Xilinx FPGA и программируемых SoC на Programmable World 2003 Celoxica представит последнюю версию своего DK Design Suite, предназначенного для проектирования систем программированием ее функций на примере разработки в Virtex II Pro системы кодирования образов на базе вэйвлет-преобразований JPEG2000, подчеркивая интероперабельность средств Celoxica, Wind River Systems и Xilinx. Разбиение и верификация сложных аппаратно-программных систем всегда были головной болью разрабочиков. Celoxica предлагает эффективное решение подобных проблем. Programmable World 2003 организовывается совместно IBM, Agilent, Cadence, и Xilinx. Ко-спонсорами выступили Celoxica, а также некоторые другие разработчики средств для FPGA. Programmable World 2003 посетили более 8,000 инженеров. На PW2003 их ожидается более 10,000. www.celoxica.com www.xilinx.com/pw2003 3 сентября Affymetrix GeneChip CustomExpress - новый стандарт емкости данных Новый чип, выполненный по технологии 11 мк (вместо предыдущих 18мк), содержит 1.3 миллиона вентилей, что почти в три раза больше чем предыдущий чип. www.affymetrix.com 4 сентября Coware добавила модель процесссора ARM1136J-S в библиотеку моделей ConvergenSC Стартовая цена на эту модель процессора - от $10,000 за годичную лицензию. www.coware.com www.arm.com 4 сентября IBM сделала свой вклад в стандартизацию процесса проектирования чипов Accelera - организация по выработке стандартов для EDA утвердила PSL 1.01 (Property Specification Language), разработанный на базе языка Sugar от IBM, в качестве официального стандарта. PSL продвинул ABV (assertion-based verification) в симуляцию и формальную верификацию - две превалирующие методологии доказательства корректности проектов перед их изготовлением. IBM Research бесплатно распространяет исходный текст парсера языка Sugar для его более широкого распространения. IBM Research включает более 3,000 ученых и инженеров в 8 лабораториях в 6 странах. Основные сферы интересов IBM Research - системы памяти, языки программирования, технологии верификации, активное управление. www.haifa.il.ibm.com/projects/verification/sugar/psl.html www.haifa.il.ibm.com/projects/verification/sugar/ www.research.ibm.com www.accellera.com 4 сентября NEC Electronics выбирает Synopsis NEC Electronics планирует разработку ASIC по технологии 90нм, с частотой 1 ГГц и емкостью до 100 миллионов полезных вентилей. www.synopsys.com 4 сентября LSI Logic выпускает платформу H.264/MPEG-4 AVC www.lsilogic.com 8 сентября Новая версия софта от Xilinx - ISE 6.1i Общее количество проданных комплектов разработчиков для FPGA Xilinx составляет 175,000. www.xilinx.com 8 сентября Cadence и CoWare объединяют усилия для унификации методологии проектирования систем на кристалле Первая цель - интегрировать продукты ConvergenSC и LISATek от Coware и Incisive от Cadence, обеспечив в перспективе интероперабельность решения с IP-компонентами, в том числе от ARM. Cadence переместит на CoWare свою группу разработчиков Signal Processing Worksystem (SPW). Cadence планирует инвестиции в CoWare. www.coware.com www.cadence.com 8 сентября Genesys Logic лицензирует у MIPS Technologies MIPS32 4Kc и 4Kp для использования в высокоскоростных SoC Genesys Logic планирует разрабатывать SOHO gateways и сетевые устройтва памяти. Genesys Logic основана в 1997 году, разработала несколько сложных IP компонент, в том числе USB 2.0. www.genesyslogic.com/GL816.htm www.mips.com 8 сентября Altera анонсирует конференции Global SOPC World 2003 Их проведение планируется в Северной Америке, Европе, Японии и Азии. www.altera.com/sopcworld_na www.altera.com/sopcworld_Europe www.altera.com/pldworld www.altera.com/sopcworld_asia 8 сентября Texas Instruments выпускает TMS320DM64x для цифровой обработки сигналов TMS320DM64x поможет создавать приложения для обработки видео и графики, поддерживая такие стандарты как H.263, MPEG2 Video и Motion JPEG Codecs. www.ti.com/dmdklaunch 8 сентября Intellitech Corporation выпустила отладчик NEBULA Silicon Debugger NEBULA сокращает время на отладку тестовых векторов с недель до дня, используя информацию о DFT (Design-for-Test) - структурах на кристалле. Последние исследования Gartner Dataquest показывают, что время проектирования больших ASIC - от 9 до 12 месяцев, две трети из которых занимает отладка на кристалле. Цена NEBULA - от $50К. www.silicondebug.com/products/silicondebug.asp www.intellitech.com 9 сентября Synplicity поддержала выпуск Xilinx ISE 6.1i Synplicity Synplify, Synplify Pro, Amplify могут работать непосредственно из Xilinx ISE 6.1i. www.synplicity.com www.xilinx.com 9 сентября Mentor Graphics и Verisity создают средства верификации IP компонентов из Inventra Средства верификации содержат исполняемые чекеры и сценарии покрытия, которые обеспечивают корректную интеграцию IP-компонентов. Первые такие средства верификации будут выпущены для PCI Express. Они будут основываться на eVC (e Verification Component) и Invisible Specman - специальной версии Specman Elite, которая является прозрачной для конечного пользователя. www.verisity.com www.mentor.com 9 сентября Magma помогла Toshiba выпустить 2.5-миллионо-вентильную SoC всего за 4 недели www.magma-da.com 9 сентября Mentor Graphics выполнила бесшовную интеграцию FPGA Adavantage и Xilinx ISE 6.1i FPGA Advantage обеспечивает создание проектов, их документирование, симуляцию и синтез. В свою очередь Xilinx ISE обеспечивает автоматические размещение и трассировку, обратную аннотацию и ручную оптимизацию. www.xilinx.com/ise www.mentor.com 9 сентября Intel выпускает первый однокристальный процессор для беспроводных сетей Процессор Intel PXA800EF - процессор класса "Wireless-Internet-on-a-Chip" - интегрирует возможности сотовых телефонов и компьютеров на одном кристалле. Процессор работает на частоте 312 МГц, имеет 4 Мбт внутикристальной влеш-памяти и 512Кбт SRAM. Предполагаемая цена - $29.15 за штуку в партиях по 100,000. www.intel.com/pressroom 10 сентября Altera выпускает EP1C4 - очередную FPGA семейства Cyclone Device Logic Elements Max I/O 50 Ku Price* 250 Ku Price* EP1C3 2,910 104 $5.00 $4.00 EP1C4 4,000 301 $8.50 $7.50 EP1C6 5,980 185 $8.50 $7.50 EP1C12 12,060 249 $16.00 $12.00 EP1C20 20,060 301 $25.00 $20.00 www.altera.com 10 сентября Intel в кооперации с Xerox Corporation разработала новые процессоры (Intel MXP5800 и Intel MXP5400) для устройств цифровой обработки образов MXP5800 включает масштабируемый массив из 8 устройств, каждое из которых объединяет процессоры, управляемые потоками данных и и специализированные аппаратные акселераторы для повышения производительности при выполненении задач цифровой обработки медиа-информации. Каждый из процессоров программируется независимо. MXP5400 содержит 4 таких устройства. Кроме того, поддерживается интеграция процессоров для построения более мощных вычислительных систем. Опыт Xerox в создании устройств обработки документов был учтен при оптимизации процессоров под данную прикладную область. Параллельно выпущен отладочный комплекс по цене $2,995, он включает: процессор, PCI отладочную плату, средства программирования, примеры программ и документацию. Цена (в партиях по 10,000 штук) MXP5800 - $68, MXP5400 - $51. www.intel.com/go/imageprocessing www.intel.com/pressroom www.xerox.com/innovation www.xerox.com/news 10 сентября Agere Systems использовала платформу проектирования Galaxy от Synopsis при изготовлении сетевого процессора 5G APP550 по технологии 0.13 мк. Physical Compiler был использован для физического синтеза, Astro - для физического проектирования, Star-RCXT - для извлечения паразитных влияний, Jupiter - для планирования проекта. Agere отметила существенную поддержку Synopsis при использовании Galaxy. www.synopsys.com 10 сентября Mentor Graphics выбрала Paradigm Works для совместной разработки средств поддержки верификации Paradigm Works предлагает продвинутую технологию разработки верификационных компонент, позволяющую пользователям быстро интегрировать в свои устройства IP-компоненты с гарантированным контролем качества интеграции. Эти технологии будут использованы для разработки верификационных компонент (eVC) для IP-компонент из библиотеки Inventra фирмы Mentor Graphics. Paradigm Works основана в 2000 году в США, сейчас имеет 50 сотрудников (в США и Европе), специализируется на разработке IP и eVC компонент для ASIC и FPGA. www.paradigm-works.com www.mentor.com 10 сентября Insight и Xilinx анонсируют X-Fest 2003 В 5-ый раз в течение полутора месяцев с начала октября до середины декабря в 37 городах Северной Америки пройдут семинары и демонстрации достижений Xilinx и ее парнеров: Agilient, Anadigm, Magma Design, Model Technology, Synplicity, Texas Instruments, Wind River. www.insight.na.memec.com/x-fest2003 www.xilinx.com 11 сентября Mentor Graphics анонсирует DFT-поддержку при разработках на базе процессоров AMD Opteron и других процессоров архитектуры AMD64 Выпущены оптимизированные под AMD64 версии продуктов: EDT - (embedded deterministic test), TestKompress, ATPG (automatic test pattern generation) средства - FastScan, DFTAdvisor, FlexTest. www.mentor.com/dft 11 сентября Verisity существенно расширяет университетскую программу В нее включены 22 новых университета, всего теперь в программе 45 участников. Verisity подчеркивает, что 14 университетов из 45 входят в список 50 ведущих инженерных университетов в США. 22 новых члена университетской программы Verisity: Alfred University, Arizona State University, University of Bristol, Darmstadt University, Kyoto University, Loughborough University, Massachusetts University, Nebraska-Lincoln University, Northwestern Polytechnic University, Ohio State University, Osaka University, Purdue University, Santa Clara University, Swiss Federal Institute of Technology (EPFL), Texas A&M University, University of Texas at Austin, The University of Arizona, University of California at Irvine, University of California at Berkeley, University of California at Davis, Washington State University, Washington University. Цель вузов - дать выпускникам знания и навыки в современных технологиях верификации на базе языка e и программного комплекса Specman Elite, разработанных в Verisity, которые становятся IEEE стандартом. www.verisity.com/programs/university/index.html 11 сентября SynTest выбирает Logicad в качестве дистрибьютора в Индии SynTest, основанная в 1990 году, специализируется в области DFT(design-for-test) технологий, Logicad Technologies - вновь созданная компания - будет специализироваться на дистрибуции EDA-средств. www.syntest.com www.logicad.us 15 сентября Synopsys и Artisan сотрудничают в валидации интероперабельной архитектуры PCI Express Планируется изготовление аппаратной платформы, на которой будут реализованы DesignWare PCI Express Endpoint Controller Core от Synopsis (на материнской плате) и PCI Express PHY IP от Artisan (на дочерней плате). Интерфейс между платами будет выполнен по стандарту PIPE (PHY Interface for PCI Express). www.synopsys.com www.artisan.com 15 сентября Altera анонсирует планы по 90-нм FPGA Stratix II планируется выпускать по технологии 90 нм, с плотностью более 140,000 логических элементов. Затем по технологии 90 нм планируется выпустить Cyclone II. (к середине 2004 года). www.altera.com/roadmap 15 сентября Silicon Logic Engineering и Mentor Graphics сотрудничают в создании систем эмуляции нового поколения www.siliconlogic.com www.mentor.com 15 сентября Synopsys и Rambus сотрудничают в создании интероперабельных решений PCI Express Интероперабельность будет обеспечиваться между Rumbus RaSer PHY и Synopsis DesignWare PCI Express Endpoint Controller Core. В планах Synopsis перейти от решений 66MHz PCI к решениям 2.5GHz PCI Express. Планируется изготовление аппаратной платформы, на которой будут реализованы DesignWare PCI Express Endpoint Controller Core от Synopsis (на материнской плате) и PCI Express PHY IP от Rambus (на дочерней плате). Интерфейс между платами будет выполнен по стандарту PIPE (PHY Interface for PCI Express). www.designware.com www.synopsys.com www.rambus.com 15 сентября IMEC EUROPRACTICE и Virtual Silicon расширяют соглашение по IP компонентам Virtual Silicon становится эксклюзивным поставщиком IP компонент для IMEC по технологиям 0.25 мк, 0.18 мк, 0.13 мк. За последние 3 года IMEC выпустила 120 успешных проектов. Europractice IC Service была основана в 1995 году как часть проекта Европейской Комиссии с целью стимулировать использование Европейской промышленностью и академическими кругами продвинутых технологий в изготовлении микросхем. EuroPractice ежегодно прототипирует около 500 проектов и выпускает в мелких партиях до 130 проектов. www.europractice.imec.be www.imec.be www.virtual-silicon.com 15 сентября Mentor Graphics анонсирует адаптацию TestKompress на фирме AMD при производстве тестов для проектов микропроцессоров новых поколений TestKompress - средство разработки встроенных детерминированных тестов для процессоров, обеспечивает сжатие тестов в 100 раз и сокращение времени тестирования в 100 раз. www.mentor.com/dft 15 сентября Mentor Graphics анонсирует выбор TestKompress ведущими компаниями, включая AMD, Ricoh и Renesas TestKompress поддерживает эффективную разработку тестов для проектов объемом выше 100 миллионов вентилей. www.mentor.com/dft 15 сентября Accelerated Technology выпускает Nucleus 802.11 STA, поддерживающий Wireless Ethernet 802.11b (wireless fidelity, Wi-Fi) - это семейство спецификаций для беспроводных локальных сетей, создаваемое Wi-Fi Alliance. Цель - обеспечить беспроводную Ethernet-передачу информации преимущественно между лэп-топами и локальными точками доступа (local access nodes) в корпоративную сеть. Nucleus 802.11 STA - драйвер для "wireless Ethernet" устройств, его цена - от $7,495. Wi-Fi Alliance (ранее назывался WECA) - некоммерческая организация, основанная в 1999 году для сертификации интероперабельности продуктов IEEE 802.11 www.wi-fi.org www.acceleratedtechnology.com 15 сентября Accelerated Technology и Xilinx обеспечивают работу Nucleus RTOS на встроенном в Xilinx FPGA процессоре MicroBlaze Nucleus RTOS включает Nucleus NET TCP/IP (поддержка сетевой обработки) и Nucleus FILE (система управления файлами) и распространяется вместе с исходными текстами, без "royalty". Процессор MicroBlaze обеспечивает более 125 D-MIPS на частоте 150 МГц в FPGA Virtex-II Pro или 68 D-MIPS на частоте 85 МГц в FPGA Spartan-3. Цена на Nucleus RTOS - от $12,495. MicroBlaze распространяется как часть Xilinx Embedded Development Kit (Xilinx EDK), цена которого $495. Кроме MicroBlaze, Xilinx EDK включает средства разработки встроенных систем. MicroBlaze распространяется также в виде исходного VHDL текста по цене $4,995. www.xilinx.com/processor www.acceleratedtechnology.com 15 сентября Новая платформа Virtuoso от Cadence Платформа Virtuoso может поставляться с базой данных OpenAccess или Cadence CDBA. Среди основных достоинств Virtuoso - смешанная симуляция (цифровых, аналоговых, RF компонент), ускоренное размещение на чипе, анализ чипа, поддержка OpenAccess, поддержка различных методологий проектирования ("top-down", "bottom-up", "meet-in-the-middle"). Цена Cadence Virtuoso - от $140,000 за Virtuoso Multi-mode Simulation, $15,000 за Virtuoso Accelerated Layout, $100,000 за Virtuoso Silicon Analysis. Cadence Virtuoso доступен для HP, Sun, IBM, Linux. www.cadence.com 15 сентября OEA International расширяется в Индию, Израиль и Европу ICON Design Automation Pvt. Ltd. выбрана к качестве дистрибьютора в Индии. AMOS technologies, Ltd. выбрана к качестве дистрибьютора в Израиле. Собственное представительтсво OEA International открыто в Великобритании для работы с Европейскими заказчиками. www.icon-dapl.com www.amost.co.il www.oea.com 15 сентября Verisity выпускает eAnalyzer в поддержку стандарта IEEE p1647 eAnalyzer упрощает создание верификационных компонент, статически анализирует временные соотношения и выполнение в исходном HDL-тексте заданных правил проектирования, включая синтаксис, семантику и стиль. eAnalyzer доступен на Linux, Solaris и HP-UX. Цена - $22,000 за годовую лицензию и поддержку. www.verisity.com 15 сентября Verisity выпускает верификационную компоненту (eVC) для PCI Express PCI Express eVC включает три интегрированных компоненты: генератор корректного и некорректного трафика; мониторы и чекеры 'assertions' для контроля значений на выходах и соблюдения правил протоколов; генераторы отчетов о покрытии функциональности тестами. PCI Express eVC разработана в соответствии eRM (e Reuse Methodology). Сегодня сложные чипы инкорпорируют многие различные протоколы, интерфейсы и процессоры. Чтобы верифицировать такие сложные проекты, инженеры вынуждены интегрировать множество верификационных компонент, написанных на языке e (eVC) в единой верификационной среде. Чтобы гарантировать их надежную совместимость типа 'plug-and-play', Verisity и разработала eRM, объединяющую стандарты на архитектуру, кодирование и пакетирование eVC. В дополнение к eRM Verisity анонсировала sVM (System Verification Methodology). sVM объединяет исчерпывающие руководства и лучшие практики верификации чипов и систем на кристалле. Цена PCI Express eVC - $10,000 за годичную лицензию. www.verisity.com 15 сентября Verisity упрощает верификацию SoC выпуская sVM sVM (System Verification Methodology) включает полное руководство по разработке средств верификации. sVM разрабатывалась в развитие eRM (e Reuse Methodology) для применения к сложным проблемам верификации системного уровня для чипов и систем на кристалле. В eRM собраны лучшие практики по повторному использованию верификационных компонент, а в sVM собраны лучшие практики верификации на системном уровне. www.verisity.com 16 сентября Xilinx выпускает IP-компоненту PCI Express версии 2.0 Цена - $25,000. Эта IP-компонента распространяется по лицензии SignOnce - будучи однажды купленной, IP-компонента может конфигурироваться и загружаться с сайта Xilinx сколько нужно раз. www.xilinx.com/connectivity www.intel.com/go.ica developer.intel.com 16 сентября Atmel выпускает два новых члена семейства микроконтроллеров TinyAVR - tiny13 и tiny2313 Оба микроконтроллера (МК) имеют встроенные средства внутрикристальной отладки, что позволяет вести отладку ПОСЛЕ изготовления схем. Atmel ввела debugWIRE, который использует линию Reset для электрического присоединения, поэтому при проведении отладки не сокращается количество внешних контактов в системе. debugWIRE и AVR Studio дают инженеру полный контроль над ресурсами МК, упрощая отладку и ускоряя разработку. 8-пиновые tiny13 и tiny2313 не имеют достаточно контактов ввода-вывода, чтобы поддерживать интерфейс JTAG (для которого требуется 4 линии). Типичное токопотребление на рабочей частоте 1 МГц составляет менее 300 микроАмпер при напряжении питания 1.8 вольта. В случае снижения рабочей частоты до 32 КГц, токопотребление уменьшается до 20 мкА. Самопрограммируемая флеш-память позволяет МК AVR писать в собственную память программ, обеспечивая удаленную модификацию программ или хранение параметров в программной флеш-памяти. При повышении напряжения питания до 5 вольт, рабочая частота может быть увеличена до 16 МГц. tiny2313 имеет 2Кбайт самопрограммируемой флеш-памяти плюс 128 байт EEPROM и SRAM, а также 18 контактов ввода-вывода. 8 контактов прерываний делают устройство весьма активно реагирующим на события во внешнем мире. Наличие 4 PWM каналов дает МК возможность управлять множеством аналоговых выходов. tiny13 имеет вдвое меньше памяти и контактов ввода-вывода и 4-канальный 10-битный АЦП. Средства разработки (STK500) стоят всего $79 и содержат все необходимое аппаратное обеспечение для оценки и сравнения возможностей tiny13 и tiny2313. Цена при покупке партиями по 10,000 штук - $0.70 на tiny13 и $0.99 - на tiny2313. www.atmel.com/dyn/resources/prod_documents/doc2535.pdf www.atmel.com/dyn/resources/prod_documents/doc2543.pdf 16 сентября Accelerated Technology предлагает полную RTOS и средства разработки для новейшего семейства процессоров Motorola PowerQUICC III (MPC8560) В средства разработки входят C/C++ Microtec компиляторы и отладчик XRAY Debugger. Nucleus RTOS - это надежная, масштабируемая операционная система для встроенных процессоров. Минимальный размер RTOS Nucleus 23 Кбайта для кода и данных. В то же время имеются компоненты для пользовательского графического интерфейса, файловой системы, 802.11 и стека USB. XRAY Debugger работает и под Unix, и под Windows, поддерживает множество сред разработки от симуляторов системы команд и ко-верификации до внутри-кристальной отладки. Microtec кросс-компилятор, ассемблер и линкер используются для построения исполняемых файлов. Цены: Nucleus RTOS - от $12,495; XRAY Debugger - от $2,495; Microtec компилятор - от $2,400. www.acceleratedtechnology.com www.mentor.com 16 сентября Accelerated Technology предлагает RTOS для сетевых процессоров семейства Intel IXP4XX, начиная с Intel IXP425 Цена на Nucleus RTOS для Intel IXP425 - от $12,495. www.acceleratedtechnology.com 16 сентября Мультимедийный процессор i.MX21 от Motorola инициирует новую волну коммуникационных устройств. Процессор i.MX21 комбинирует возможности мультимедиа, связи и секретности для мобильных потребителей. i.MX21 базируется на ядре ARM926EJ-S, работающем на частоте 400 Мгц. Поддерживаются: - кодирование-декодирование в реальном времени данных в форматах MPEG4 и H.263 - 30 фреймов в секунду; - Windows Media Player и другие стандартные плейеры - пре- и пост- обработка кадров для повышения качества изображения - интеграция LCD-дисплея с собственной видео-памятью и средствами управления; обновление изображения на LCD только в случае ее изменения в видео-памяти - что приводит к занчительному сокращению энергопотребления i.MX21 включает аппаратные и программные компоненты для выполнения криптографических операций. Имеется три режима энергопотребления - run, doze и stop. Поддерживается USB On-The-Go. Включена поддержка таких стандартных API как Mobile Java 3D и OpenGL-ES, а также такие движки для 3-мерной графики как Superscape, HI Corp., Fathammer. Цена - менее $20 при покупке партиями по 10,000 штук. Программное обеспечение включает операционные системы Microsoft Windows CE, Palm OS, Symbian OS и Linux. Выпущен документированный проект смартфона на базе i.MX21. www.motorola.com/imx www.motorola.com/imx21 www.motorola.com/ialliance www.motorola.com/semiconductors. 16 сентября Cadence анонсирует средства разработки для сетевого процессора Intel IXP2800 www.cadence.com 17 сентября Insignia лицензировала Nucleus RTOS у Accelerated Technology Insignia Solutions основана в 1986 году, сейчас занимается разработкой программного обеспечения для мобильных телефонов. www.insignia.com www.acceleratedtechnology.com 17 сентября ARM и Cadence поддержали использование процессоров ARM в Silicon Design Chain www.cadence.com www.arm.com 17 сентября Nucleus RTOS от Accelerated Technology была использована при разработке ADTS 505 (Air Data Test Set) фирмой Druck Limited (England) www.druck.com www.acceleratedtechnology.com 17 сентября Toshiba изготовила высокопроизводительный ASSP с помощью Synopsys DFT Compiler SoCBIST 6-миллионо-вентильный проект изготавливался по технологии 0.13 мк. В процессе проектирования на Toshiba использовали Design Compiler, DFT Compiler SoCBIST, Physical Compiler, PrimeTime, и TetraMAX ATPG Galaxy Design Platform. www.synopsys.com 17 сентября Zarlink выпускает однокристальный пакетный процессор ZL50111, обеспечивающий TDM-to-IP/Ethernet Это процессор с сокращенными размерами и стоимостью за счет разделения трафика во времени (TDM-time-division multiplex). Поддерживается до 32 потоков. Процессор ZL50111 соответствует стандартам G.823 и G.824 ITU-T (International Telecommunication Union-Telecommunications). news.zarlink.com/visual_center/ www.zarlink.com cesop.zarlink.com 18 сентября Cadence переходит на технологию 90 нм с помощью Chartered Chartered Semiconductor Manufacturing - одна из крупнейших фирм - изготовителей чипов с производственными мощностями в Сингапуре. www.charteredsemi.com www.cadence.com 18 сентября Synopsis переходит на технологию 90 нм с помощью Chartered Chartered Semiconductor Manufacturing - одна из крупнейших фирм - изготовителей чипов с производственными мощностями в Сингапуре. www.charteredsemi.com www.synopsys.com 18 сентября Mentor Graphics переходит на технологию 90 нм с помощью Chartered Chartered Semiconductor Manufacturing - одна из крупнейших фирм - изготовителей чипов с производственными мощностями в Сингапуре, основала Chartered NanoAccess Alliance. www.charteredsemi.com www.mentor.com 18 сентября Virage Logic переходит на технологию 90 нм с помощью Chartered Chartered Semiconductor Manufacturing - одна из крупнейших фирм - изготовителей чипов с производственными мощностями в Сингапуре, основала Chartered NanoAccess Alliance. www.charteredsemi.com www.viragelogic.com 22 сентября Celoxica анонсирует новый инструментарий синтеза "из C в FPGA" PDP (Platform Developer's Package) позволяет инженерам преобразовывать С-алгоритмы в плату и оценивать их. PDP обеспечивает поцикловую симуляцию и синтез в логику FPGA. Методолгия проектирования аппаратного обеспечения компиляцией програмного описания алгоритмов - это самый быстрый способ разработки сложных систем. PDP позволяет разработчикам оценить свой описанный на С проект без всякого риска. Имеются пакеты поддержки (PSP - processor support package) таких процессоров как ARM, MicroBlaze, NIOS и PowerPC. Цена PDP - $1999. www.celoxica.com 22 сентября Mentor Graphics анонсирует повышенную производительность FastScan FastScan - пакет средств автоматической генерации тестов (ATPG - automatic test pattern generation). Цена FastScan - $92,400 за вечную лицензию. www.mentor.com/dft 22 сентября Procket Networks выбирает FastScan от Mentor Graphics Procket Networks разрабатывает устройства для сетей. www.procket.com www.mentor.com 22 сентября ARM и Synopsys продолжают сотрудничество, начатое в 2001 году Выпущена ARM-Synopsys Reference Methodology версии 4.1, включающая оптимизированные под продукты Synopsis ядра процессоров ARM7TDMI-S, ARM7EJ-S, ARM926EJ-S, ARM946E-S, ARM966E-S, ARM1026EJ-S, ARM1136JF-S www.arm.com www.synopsys.com 23 сентября Cadence и Mentor приостанавливают спор о патенте на эмуляцию и аппаратную акселерацию Компании достигли соглашения, что в течение 7 лет не будет взаимных претензий на эту тему. Mentor выплатит Cadence $18 миллионов. Кроме того, Mentor присоединится к Cadence в OpenAccess Coalition. www.mentor.com www.cadence.com 23 сентября EVE и Synplicity сотрудничают для ускорения верификации SoC прототипированием Certify и Synplify Pro будут интегрированы с ZeBu фирмы EVE (Emulation and Verification Engineering). Средства прототипирования ZeBu (Zero Bug) базируются на Xilinx FPGA Virtex-II и поддерживают верификацию проектов емкостью до 12 миллионов ASIC вентилей. www.eve-team.com 23 сентября Atmel выпускает AT76C113 - процессоры обработки образов следующего поколения Все AT76C113 поддерживают MPEG видео и аудио с частотой 30 кадров в секунду. Они также поддерживают MP3 файлы. Цена - $8 при партиях по 50,000. www.atmel.com/dyn/products/product_card.asp?part_id=3015 23 сентября Технические семинары по SystemVerilog Они организованы совместно Axis Systems, Mentor Graphics, Novas Software и Synopsys. График проведения семинаров: 8 октября - Austin, Texas 22 октября - Santa Clara, California 29 октября - Boston, Massachusetts 12 нобяря - Ottawa, Canada. SystemVerilog - единый язык описания аппаратного обеспечения и верификационных компонент, является расширением языка IEEE 1364-2001 Verilog HDL, имеет прямой интерфейс с C/C++ моделями. www.systemverilognow.com www.systemverilog.org www.sunburst-design.com www.axissystems.com www.mentor.com www.novas.com www.synopsys.com 24 сентября Motorola объединила флеш-микроконтроллеры с аналоговыми микросхемами для автомобильных приложений Протокол LIN (Local Interconnect Network) предназначен для реализации дешевых последовательных соединений в автомобильной промышленности. Процессоры MM908E624 и MM908E625 фирмы Motorola базируются на архитектуре микроконтроллера HC908. Консорциум LIN основан в 1998 году такими фирмами как Audi, BMW AG, DaimlerChrysler, Motorola Inc., Volvo Car Corporation, Volkswagen Volcano Communications Technologies AB (VCT). www.motorola.com 24 сентября Avnet присоединилась к FAST Partner Program фирмы Mentor Graphics Участие в FAST (FPGA Advantage Solutions Thrust) Partner Program позволяет получить доступ к средствам разработки FPGA от Mentor Grapics, внутренней документации и консультациям специалистов. www.em.avnet.com/cilicon www.mentor.com 25 сентября Cadence в Московском институте электронных технологий Спустя год после начала, завершилась первая программа обучения студентов МИЭТ Cadence-средствам и технологиям проектирования, профинансированная Cadence. Cadence поставила компьютерное оборудование и программные лицензии, профинансировала оплату преподавателям и стипендии студентам, а также обеспечила техническую доументацию и обучение. Все студенты, прошедшие обучение, получили предложение на работу. На встрече по развитию отношений присутствовали ректор МИЭТ Юрий Чаплыгин и вице-президент Cadence Spencer Clark. С 1995 года в MIET уже работает университетская программа фирмы Motorola. www.cadence.com 25 сентября Cadence и dSPACE (Германия) сотрудничают в создании распределенного потока проектирования для автомобильных приложений www.cadence.com 25 сентября Altera анонсирует SOPC World 2003 в Северной Америке 30 сентября Richardson, Texas 1 октября Irvine, CA 6 октября Toronto, ON, Canada 7 октября Chelmsford, MA 8 октября Edison, NJ 9 октября Cary, NC 10 октября Bethesda, MD 21 октября Broomfield, CO 28 октября Oakbrook Terrace, IL 6 ноября Santa Clara, CA www.altera.com/sopcworld_na 25 сентября Altium продемонстрирует технологию "Board-on-Chip" на Altera SOPC World 2003 www.altium.com www.altera.com 29 сентября Motorola анонсирует эффективные по цене процессоры семейства PowerQUICC (MPC885 и MPC8272) с интегрированными средствами безопасности В них добавлены аппаратные средства поддержки криптографических алгоритмов. www.motorola.com 29 сентября Celoxica и Xilinx выпускают средства проектирования нового поколения для FPGA Virtex-II Pro c процессорами Power PC и MicroBlaze DK от Celoxica включен в Xilinx ISE Embedded Development Kit v6.1 DK от Celoxica позволяет синтезировать аппаратное обеспечение по С-описаниям алгоритмов, а также исследовать варианты распределения функций между программным (для процессора Power PC или MicroBlaze) и аппаратным обеспечением. Индивидуальные пользователи могут воспользоваться бесплатной 30-дневной лицензией от Celoxica. Цена на вечную лицензию - $12,000. www.celoxica.com www.xilinx.com/processor 29 сентября Mentor Graphics анонсирует Formal Pro MP - масштабируемую мультипроцессорную систему формальной верификации www.mentor.com 29 сентября Fujitsu и Synopsys создали в Японии совместную сервисную службу для проектирования SoC www.fujitsu.com www.synopsys.com