Новости SOC от Dacafe (http://www.dacafe.com), Март 2003 года =================================================================== 3 марта Европейская экспансия CoWare 3 марта HARDI Electronics выпускает платформу для прототипирования ASIC 3 марта Cadence присоединилась к консорциуму FlexRay 4 марта NEC Electronics выбирает Synplicity для синтеза ASIC ISSP 4 марта ARM и Cadence подписали 5-летнее соглашение 4 марта Motorola расширяет семейство микроконтроллеров для индустриальных приложений в ограниченном пространстве 4 марта Новый 8-битный OTP-микроконтроллер от Toshiba для маленьких домашних электрических приборов 4 марта ARM и Synopsys анонсировали доступность методолологии использования всех синтезируемых ядер ARM 4 марта CoWare расширяет семейство продуктов LISATek 4 марта ARM анонсирует интерфейс AMBA SystemC для поддержки проектирования на системном уровне 4 марта Xilinx выпустила ISE 5.2i и ChipScope Pro 5.2i - существенно уменьшив стоимость проектирования 4 марта LSI Logic выпускает платформу RapidChip 4 марта Novas снабжает Verdi возможностью верифицировать SoC 4 марта Mentor Graphics совместно с Thales и Xilinx разрабатывает средства формальной верификации для FPGA 4 марта Synopsys Galaxy Design Platform снабжена SoCBIST 4 марта Texas Insruments выпустила однокристальный цифровой медиапроцессор TMS320DM270 для переносных электронных устройств 5 марта International Symposium on Quality Electronic Design 5 марта Texas Instruments выпустила 3 новых DSP для обработки графики, видео и беспроводной передачи 10 марта Motorola выпускает гибкое устройство для соединения микроконтроллеров с оконечными устройствами 11 марта InnoLogic Systems присоединилась к Novas Harmony Program 12 марта Xilinx анонсирует Programmable World 2003 вместе с IBM, Agilent, Cadence и 26 другими лидерами индустрии 12 марта Новые средства компиляции ARM RealView поддерживают стандарт ARM C/C++ EABI 12 марта ARM анонсировала оценки EEMBC для ARM1026EJ-S и ARM1020E на всех 5 тестовых пакетах 12 марта EEMBC опубликовал результат тестирования LSI Logic ZSP 500 13 марта Motorola и IBM Microelectronics разработали систему глобального позиционирования на одном чипе 14 марта Synplicity и Lightspeed Semiconductor подписали соглашение о совместной разработке средств синтеза для Lightspeed Luminance Modular Array ASIC 17 марта Xilinx уменьшает время симуляции от месяцев до минут для DSP проектов новых поколений 17 марта Altera оптимизировала 240 IP компонент для FPGA Stratix и Cyclone 17 марта Популярные лабораторные практикумы возвращаются на 40-ю DAC (Design Automation Conference) 17 марта DAC анонсирует техническую программу 17 марта Synopsis и Китайское Министерство по науке и технологиям (КМНТ) подписали соглашение 17 марта NEC Micro Systems переходит на средства отладки Debussy фирмы Novas 17 марта Michael Kaskowitz из Mentor Graphics выбран новым президентом VSIA 17 марта Wintegra использует Cadence Encounter Platform для создания семейства пакетных процессоров WinPath 18 марта Altera и Synplicity провели бесплатные семинары "Как достичь максимальной производительности на FPGA Stratix" 18 марта Accelerated Technology анонсирует поддержку процессоров OMAP фирмы Texas Instruments в Nucleus RTOS 18 марта Toshiba анонсирует документированный проект AVM79R для медиацентров на CeBIT 2003 19 марта Oak Technology использовала LogicVision Validator при разработке своего мультимиллионовентильного чипа HDTV 24 марта Get2Chip выпускает новую версию RTL Syntesis Compiler: в два раза увеличена емкость, в 4 раза - производительность 24 марта LogicVision и Prover Technology повышают производительность разработчиков SoC 24 марта Новая технология автоматизации верификации от Agilent Technologies ускоряет верификацию коммуникационных чипов 24 марта Synopsys и Китайская Академия Наук (КАН) создают SoC лабораторию 24 марта Motorola демонстрирует эффективную по стоимости программируемую альтернативу для беспроводной инфраструктуры передачи сигналов 24 марта Средства разработки для встроенного процессора Nios доступны для Altera FPGA Cyclone 24 марта Texas Instruments сформировала Connectivity Developer Network 24 марта Intel выпускает 3 новых процессора PXA255, PXA260, PXA263 для PDA - с большей производительностью и меньщим энергопотреблением 25 марта Conexant лицензировала ARM926EJ-S для создания высокопроизводительных домашних сетевых процессоров 25 марта Altera и MJL Technology анонсировали Cyclone Development Kit 26 марта Xilinx анонсирует следующее поколение бесплатных средств проектирования ISE WebPACK 5.2i 26 марта Motorola демонстрирует коммуникационный процессор PowerQUICC III (MPC8560) на Smart Networks Developer Forum 31 марта Get2Chip открывает филиал в Индии в рамках программы Technology Circle. 31 марта National Semiconductor открыл онлайновый университет по проектированию аналоговых устройств (Analog University) 31 марта Xilinx продает первый программируемый чип, выполненный по технологии 90 нм 31 марта Atmel выпускает новые флеш C51 микроконтроллеры с USB 3 марта Европейская экспансия CoWare Uri Mayer - бывший президент LISATek, недавно приобретенной CoWare, назначен вице-президентом CoWare по Европе, для чего будет создана CoWare GmbH в Мюнхене (Германия). Кроме того, CoWare уже имеет офисы в Гренобле (Франция) и Bracknell (Великобритания). Продукты CoWare+Lisatek обеспечивают эффективную совместную симуляцию и отладку программного и аппаратного обеспечения. www.CoWare.com 3 марта HARDI Electronics выпускает платформу для прототипирования ASIC HAPS (HARDI ASIC Prototyping system) версии 2.1. прототипировать ASIC до 8 миллионов ASIC вентилей на частоте более 200 Мгц. Обеспечено каскадирование HAPS для прототипирования более крупных проектов. HARDI Electronics - член программы "Partners in Prototyping" фирмы Synopsis. Плата построена на базе FPGA Xilinx Virtex II. HAPS полностью поддерживает Xilinx ChipScope и Synplicity Identify для отладки в реальном времени. Все внутренние сигналы могут просматриваться и изменяться в окне временных диаграмм. HAPS поддерживает все средства синтеза и отладки, представленные на рынке. Цена HAPS - от $11,900. HARDI Electronics (Швеция) основана в 1987 году, в 1999 году HARDI Electronics успешн прототипировала несколько ASIC проектов, первая версия HAPS была выпущена в 2000 году. www.hardi.com/haps 3 марта Cadence присоединилась к консорциуму FlexRay FlexRay Consortium создан в сентябре 2000 года. Его цель - направлять создание открытых стандартов высокосокоростных шин для распределенных систем управления в автомобилях, таких как x-by-wire. Цель Cadence - обеспечить симуляцию таких систем. www.cadence.com 4 марта NEC Electronics выбирает Synplicity для синтеза ASIC ISSP ISSP (Instant Silicon Solution Platform) фирмы NEC предназначена для ускорения разработки ASIC. NEC обеспечит Synplicity полной информацией об архитектуре ISSP. Synplicity оптимизирует под ISSP свой синтезатор Synplify ASIC. Результат будет интегрирован в OpenCAD фирмы NEC. Synplify ASIC 2.4.1 со специальной технологией синтеза в ISSP уже доступен от Synplicity. Цена за годичную лицензию - от $45,000, за вечную лицензию - от $115,000. Продукт работает по Linux (Red Hat 8.0), HP-UX 11.11, Sun Solaris 2.7/2.8/2.9, Windows NT 4.0/2000. www.synplicity.com 4 марта ARM и Cadence подписали 5-летнее соглашение ARM обеспечит Cadence полной информацией о IP компонентах от ARM. Cadence обеспечит эффективные синтез и верификацию SoC-систем на базе ARM-компонент. www.arm.com www.cadence.com 4 марта Motorola расширяет семейство микроконтроллеров для индустриальных приложений в ограниченном пространстве 68HC908GZ8 и 68HC908GZ16 изготавливаются в 32- и 48-контактных корпусах, имеют 8К,16К (соответственно) флеш-памяти, 2 16-битных таймера, улучшенный последовательный интерфейс SCI, специальные средства защиты от перепрошивки флеш-памяти. Цена - от $3.40 до $4.20 в партиях по 10,000 штук. В дополнение Motorola обеспечивает Web-сайт, программные библиотеки, примеры программ, аппаратные и программные средства разработки, техническую документацию, on-line тренинг и инженерную поддержку. www.motorola.com/semiconductors 4 марта Новый 8-битный OTP-микроконтроллер от Toshiba для маленьких домашних электрических приборов Toshiba America Electronic Components, Inc. (TAEC) анонсировала дешевый 8-битный OTP (One-Time-Programmable) микроконтроллер TMP86P202/3P на базе процессора 870/C, с памятью (2К байт OTP, 128 байт RAM) в 20-контактном корпусе, работает на частоте 8 Мгц. Контроллер содержит также 2 8-битных таймера/счетчика и 4 8-битных аналого-цифровых преобразователя, что делает его идеально подходящим для управления маленькими домашними электрическими устройствами типа: утюги, электробритвы. Встроенный OTP позволяет производителям конечного продукта однократно выполнить программирование - это сокращает время выхода на рынок и облегчает диверсификацию приборов. Имеется полный набор средств разработки - симулятор, эмулятор, отладчик, ассемблер, ив ысокопроизводительный оптимизирующий ANSI C компилятор. Цена - $1.67 в партиях по 100 штук. www.chips.toshiba.com www.toshiba.com/taec 4 марта ARM и Synopsys анонсировали доступность методолологии использования всех синтезируемых ядер ARM Новое семейство процессоров ARM11 анонсированое в конце 2002 года выпускается по этой ARM-Synopsys Reference Methodology (ASRM). Теперь и остальные семейства ARM7, ARM9E, ARM10E включают эту методологию как часть продукта. ASRM обеспечивает корректный и эффективный маршрут от RTL к GDSII. Ключевые компоненты ASRM: Design Compiler, Physical Compiler, Astro, PrimeTime, DFT Compiler SoCBIST. Все они также являются частью недавыно объявленной Galaxy Design Platform. www.arm.com www.synopsys.com 4 марта CoWare расширяет семейство продуктов LISATek Выпущены новые версии LISATek EDGE Processor Designer, RIM Software Designer и HUB System Integrator. Добавились - поддержка от CoWare N2C, исследование памяти и возможности макроассемблера. API от LISATek и CoWare были оптимизированы в целях существенного повышения производительности симуляции. Как известно, CoWare (поставщик средств EDA системного уровня) недавно приобрела LISATek - разработчика средств создания и моделирования встроенных процессоров для SoC. Как результат объединения усилий - обеспечение возможности симуляции и отладки мультипроцессорных систем. Memory Explorer позволяет исследовать, анализировать и изменять конфигурацию кеша, шин и памяти. Скомпилированная модель процессора позволяет оптимизацию подсистем памяти - критической компоненты производительности любой встроенной системы. LISATek Macro Assembler повышает эффективность программирования. Технология CoWare LISATek базируется на Language for Instruction Set Architecture (LISA) - едином языке описания, который является расширением C/C++. EDGE Processor Designer упрощает проектирование и моделирование встроенных процессоров, включая микроконтроллеры, процессоры цифровой обработки сигналов, сетевые процессоры и специальные процессоры. RIM Software Designer - это множество программных средств разработки, генерируемых EDGE, включающее симулятор, макро-ассемблер, линкер, архиватор, дизассемблер и отладчик. HUB System Integrator позволяет разработчикам аппаратного обеспечения интегрировать встроенные процессоры, сгенерированные EDGE, в SoC и проводить верификацию. Поддерживается отладка мультипроцессорных систем. Среда разработки CoWare поддерживает C и SystemC а также имеет интерфейсы к симуляторам от Cadence, Synopsys, Mentor. Продукты CoWare LISATek работают под ОС Sun Solaris, Linux и Windows NT/2000. Цена - от $50,000. www.CoWare.com 4 марта ARM анонсирует интерфейс AMBA SystemC для поддержки проектирования на системном уровне ARM выпустила спецификацию интерфейса AMBA 2 Transfer-Layer SystemC. Эта спецификация - результат совместных усилий ARM, Synopsys, Cadence и CoWare - стандарт на соединение IP-компонент на системном уровне. Новая методология позволяет разработчикам сложных систем использовать IP-компоненты для исследования архитектур SoC, базирующихся на AMBA, эксплуатировать методологию верификации System-to-RTL, что сокращает время выхода на рынок. При разработке спецификации учитывались замечания от Mentor Graphics, Motorola, Philips Semiconductor и Verisity. Разработчики системного уровня успешно используют Synopsys CoCentric System Studio и Transfer-Level AMBA. Интерфейс AMBA 2 Transfer-Layer SystemC будет представлен широкой общественности в середине второго квартала 2003 года на бесплатной основе. SystemC - промышленный стандарт с открытыми исходными текстами для проектирования на системном уровне. www.arm.com www.systemc.org 4 марта Xilinx выпустила ISE 5.2i и ChipScope Pro 5.2i - существенно уменьшив стоимость проектирования Эти продукты обеспечивают повышение производительности проектов на 20%, коэффициента использования логики - на 15% и вдвое дешевую стоимость проектирования по сравнению с аналогами. Переход Xilinx на технологию 90 нм позволил сократить до $25 стоимость одномиллионовентильной FPGA (~17,000 логических ячеек), что на 35-70% дешевле, чем у конкурентов. В средства разработки встроены все современные методологии (Incremental Design, Modular Design, Macro Builder), поддерживается коллективная разработка. ChipScope Pro 5.2i - ПО для верификации в реальном времени сейчас лучше интегрировано с ISE Project Navigator. Для Virtex II Pro и процессора Power PC поддерживаются OPB (on-chip peripheral bus) и PLB (IBM CoreConnect Processor Local Bus). Цена ISE и ChipScope Pro - от $695. Оценочные версии бесплатно доступны с сайта Xilinx. www.xilinx.com/ise 4 марта LSI Logic выпускает платформу RapidChip Один блок (slice) платформы RapidChip имеет встроеный процессор 200MHz ARM926EJ-S (или ARM7TDMI-S, или ARM966E-S) до 2.5 миллионов вентилей, 2 мегабита конфигурируемой RAM, SerDes для высокоскоростного ввода-вывода - до 3.1875Gbps, количество контактов ввода-вывода от 304 до 638. Платформа RapidChip может включать несколько таких блоков. rapidchip.lsilogic.com www.lsilogic.com/products/coreware/index.html www.lsilogic.com 4 марта Novas снабжает Verdi возможностью верифицировать SoC Теперь Verdi позволяет инженерам использовать assertions и анализировать результаты в контексте проекта. Обеспечивается интероперабельность со сторонними разработками. Assertions выражают предполагаемое поведение непосредственно в HDL тексте. Assertions могут проверяться симуляторами и средствами формальной логики. Assertions помогают локализовать проблемы и их причины. В настоящее время Verdi поддерживает OpenVera Assertions. Планируется поддержка Accelera Assertions. Цена Verdi за годичную лицензию - от $14,000. www.novas.com 4 марта Mentor Graphics совместно с Thales и Xilinx разрабатывает средства формальной верификации для FPGA В дополнение к ModelSim и Precision Synthesis, Xilinx лицензирует у Mentor Graphics FormalPro - технологию проверки эквивалентности. Thales Communication производит электронные устройства для военных нужд и авионики. www.mentor.com 4 марта Synopsys Galaxy Design Platform снабжена SoCBIST SoCBIST разрабатывался при поддержке ARM, Agilent и STMicroelectronics и основан на стандарте IEEE P1450.6 Core Test Language (CTL). DFT Compiler автоматически синтезирует IP компоненты для встроенного тестирования (по стандарту IEEE P1450.6 CTL) и создает их модели. Далее TetraMAX ATPG генерирует повторно используемые тесты для этих IP-компонент с высоким уровнем покрытия. Затем SoCBIST читает CTL-модели и автоматически интегрирует эти компонеты в SoC. Цена на годичную лицензию DFT Compiler SoCBIST - от $175,000. www.synopsys.com 4 марта Texas Insruments выпустила однокристальный цифровой медиапроцессор TMS320DM270 для переносных электронных устройств DM270 предназначен для цифровых камер в дипазоне 3-5 мегапикселов, обеспечивается MPEG-4 кодирование для VGA разрешений со скоростью 30 фреймов в секунду. 20DM270 интегрирует TMS320C54x DSP и ARM7TDMI RISC, а также сопроцессоры видео и графики. Обеспечиваются программные средства разработки для всех главных приложений включая JPEG, motion-JPEG, MPEG-1, MPEG-2, MPEG-4, H.263, H.264 DivX, Windows Media Video (WMV), MP3, Advanced Audio Coding (AAC) Windows Media Audio (WMA), G.711, G.723.1, G.726. DM270 может исполнять различные ОС, включая Nucleus, Linux, ulTRON, VxWorks. Дополнительная поддержка для DM270 включает оценочные образцы, программые библиотеки, полную документацию, техническое обучение. Срдества разработк - IDE Code Composer Studio и RTOS DSP/BIOS. . Цена - менее $15 в партиях по 25,000. Цена на средства разработки - от $1,000 CCD imager board до $4500 за OMAP Code Composer Studio. www.ti.com/dm_270 www.ti.com 5 марта International Symposium on Quality Electronic Design 4-ый ежегодный ISQED состоялся 24-26 марта 2003 года в Сан-Хосе (США). Ведущие доклады представили Cadence, Intel, Magma, Philips, RubiCAD и Toshiba. Состоялось множество интерактивных тьюториалов. www.isqed.org 5 марта Texas Instruments выпустила 3 новых DSP для обработки графики, видео и беспроводной передачи 720 MHz TMS320C6416, TMS320C6415 и TMS320C6414 основываются на ядре TMS320C64x и выполнены по технологии 130 нм. Все три DSP включают 1 Мбт памяти и высокоскоростные периферийные устройства - это ускоряет приложения, обрабатывающие данные в реальном времени. 64-канальный DMA обеспечивает передачу данных со скоростью несколько гигабайт в секунду. Поддерживается ввод аудиоинформации по интерфейсам AC97 и IIS. Обеспечены 33 Мгц 32-битный PCI (peripheral component interconnect), HPI (host port interface) для межпроцессорных коммуникаций, 50-MHz Utopia Level II ATM. Разработка осуществляется с помощью TI eXpressDSP. www.ti.com/720mhzp 10 марта Motorola выпускает гибкое устройство для соединения микроконтроллеров с оконечными устройствами MC33993 взаимодействует с МК посредством 4-контактного последовательного интерфейса. Используя возможности мультиплексирования до 22 аналоговых сигналов могут посылаться на один один АЦП-вход микроконтроллера. 22 I/O контакта MC33993 могут быть сконфигурированы для ваполнения различных функций: обнаруживать состояние переключателя (откры/закрыт), обеспечивать буферированный вывод аналоговых величин, управлять LED (light emitting diode) и др. Устройство позволяет также соединять МК непосредственно с системами с питанием от -14 до 26 вольт. Это делает его идеальным для промышленной автоматики. MC33993 имеет режимы пониженного энергопотребления и может "засыпать" и "просыпаться" вместе с процессором. Цена - от $1.50 в партиях по 10,000. www.motorola.com/semiconductors 11 марта InnoLogic Systems присоединилась к Novas Harmony Program ESP-CV фирмы InnoLogic Systems совместно с Debussy фирмы Novas обеспечивает полное покрытие функциональной верификацией сложных SoC проектов. ESP-CV верифицирует функциональную эквивалентность проектов, представленных на различных уровнях абстракции (поведенческий Verilog, RTL Verilog, вентильные нет-листы, транзисторные/SPICE-нет-листы). Если обнаруживаются различия, то ESP-CV генерирует минимальное множество тестов, обнаруживающих эти различия. Эти тесты могут использоваться во время симуляции для исследования причин возникновения различий. www.novas.com www.innologic-systems.com 12 марта Xilinx анонсирует Programmable World 2003 вместе с IBM, Agilent, Cadence и 26 другими лидерами индустрии Programmaple World 2002 посетили 8,000 инженеров, на PW 2003 ожидается более 10,000. Форум проводится 6 мая одновременно во множестве мест, включая: Austin, Atlanta, Boston, Chicago, Columbia (Maryland), Dallas, Long Island, Longmont, Los Angeles, Ottawa, Phoenix, Raleigh, San Diego, San Jose, Toronto. Кроме того, форум состоится в Мюнхене 15 мая, Шанхае - 16 июня, Hsinchu - 18 июня, Сеуле - 20 июня и Tokyo 24 июня. Перечень обсуждаемых проблем - высокоскоростные соединения - использование процессорных ядер - методы проектирвоания для интеграции новых процессорных архтектур в существующие системы - новые поколения цифровой обработки сигналов - верификация сильно интегрированных систем www.xilinx.com/pw2003 12 марта Новые средства компиляции ARM RealView поддерживают стандарт ARM C/C++ EABI Перед разработчиками встроенного ПО стоит задача понизить стоимость системы за счет оптимизации использования памяти и минимизации потребления энергии. Для достижения этих целей нужны средства, которые наиболее эффективно используют целевую архитектуру. RealView 2.0 поддерживает требования ISO C++ такие как namespaces, full template support, real-time type information (RTTI) для всех процессоров, включая ARM1136JF-S - первого представителя новой архитектуры ARMv6. ARM C/C++ EABI (Embedded Applications Binary Interface) - это кросс-платформенный стандарт, разработанный ARM в сотрудничестве с с главными поставщиками ОС и средств разработки, который указывает, как исполняемые файлы и разделяемые объекты работают вместе с ОС или другими средами исполнения. Symbian приняла стандарт ARM C/C++ EABI для ОС Symbian. ARM RealView включает: * RealView Compilation Tools включая C и C++ компилятор, ассемблер и линкер (сейчас доступны отдельно) * RealView Debug Solution - состоит из RealView Debugger, RealView ICE emulator и RealView Trace * платы и платформы включая семейство Integrator www.arm.com 12 марта ARM анонсировала оценки EEMBC для ARM1026EJ-S и ARM1020E на всех 5 тестовых пакетах Suite ARM1026EJ-S Core ARM1020E Core Mark Telecommunications 3.94 4.1 Telemarks Office Automation 246.92 206.2 OAmarks Automotive/Industrial 142.75 120.49 Automarks Consumer 23.86 19.3 Consumermarks Networking 5.4 5.4 Netmarks Оптимизация процессоров не выполнялась, симулировалось исполнение по технологии 0.13 мк LV, на частоте 325 Мгц, для компиляции тестов использовался ARM RealView Compiler Tools 2.0 ARM1026EJ-S выполнен на основе архитектуры ARMv5TEJ, включает расширение архитектуры ARM, включая 16-битную систему инструкций Thumb, DSP-расширения и технологию Jazelle для ускорения исполнения Java byte-кода. Поддерживаются Memory Protection Unit для исполнения RTOS и Memory Management Unit для исполнения платформенной ОС. Включена поддержка IEEE754 VFP10 Vector Floating-Point Coprocessor и ETM10RV Embedded Trace Macrocell. Выполненный по технологии 0.13мк ARM1026EJ-S занимает площадь 2.7 кв.мм, потребляет менее 0.5mW/MHz и в худшем случае работает на частоте не ниже 300 Мгц. www.eembc.org www.arm.com 12 марта EEMBC опубликовал результат тестирования LSI Logic ZSP 500 Симуляция происходила на частоте 325 Мгц на пакете тестов Telecom. Результат - на нептимизированном ядре - 8.4, оптимизированном под тест-пакет фирмой LSI Logic - 140.4 Tekemarks. Использовался компилятор Green Hills ZSP 3.5.2. Более детальные результаты: www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkS eq=377&CertificationType=OUT www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkS eq=378&CertificationType=OPT www.zsp.com/zsp500.html 13 марта Motorola и IBM Microelectronics разработали систему глобального позиционирования на одном чипе Это может привести к созданию целого поколения портативных приборов таких как: цифровые камеры, снабжающие изображение точным временем и местоположением; PDA с картами и навигацией в реальном времени; совместимые с E-911 сотовые телефоны, которые могут найти друзей, членов семьи, рестораны, ближайшие магазины и т.д. www.motorola.com/gps www.motorola.com/automotive www.ibm.com/chips 14 марта Synplicity и Lightspeed Semiconductor подписали соглашение о совместной разработке средств синтеза для Lightspeed Luminance Modular Array ASIC Технология Modular Array позволяет создавать 0.13 мк 10-миллионо-вентильные чипы менее чем за 3 месяца. ASIC Modular Array включают до 5 миллионов бит SRAM и могут иметь быстродействие до 700 МГц. Предполагается повышение на 15% качества синтеза Synplicity для Modular Array. Synplicity Synplify ASIC выпущена в июне 2001 года. www.lightspeed.com www.synplicity.com 17 марта Xilinx уменьшает время симуляции от месяцев до минут для DSP проектов новых поколений System Generator for DSP v3.1 -- резко сокращает время симуляции проектов за счет hardware-in-the-loop и HDL co-simulation. SGD автоматически транслирует DSP-системы из MATHLAB и Simulink описаний в высокооптимизированные VHDL-описания и IP-компоненты для Xilinx FPGA. "Hardware-in-the-loop" существенно ускоряет цикл проектирования, поскольку позволяет пользователям верифицировать проекты в FPGA нпосредственно из среды Simulink. В других методологиях DSP-инженеры должны верифицировать проекты в различных средах - что усложняет и замедляет процесс. "Hardware-in-the-loop" уже поддерживается такими разработчиками как AlphaData, Annapolis, Lyr, Nallatech. "HDL co-simulation" позволяет пользователям импортировать HDL-код и симулировать всю систему в целом. Mentor Graphics ModelSim автоматически вызывается из Simulink и производится совместная симуляция Simulink- и HDL-моделей. Кроме того, поддерживается одновременная симуляция MATLAB M-Code булевых выражений и процессора Xilinx PicoBlaze. Xilinx Virtex-II и Virtex-II Pro FPGA обеспечивают до 556 встроенных 18*18 умножителей и до 10 мегабит блочной и распределеной памяти. System Generator for DSP v3.1 продается для Xilinx Virtex и Spartan по цене $1995. www.xilinx.com/systemgenerator_dsp www.xilinx.com/dsp www.xilinx.com/pw2003 17 марта Altera оптимизировала 240 IP компонент для FPGA Stratix и Cyclone В рамках программ OpenCore и OpenCore Plus в течение последних шести месяцев разработчики БЕСПЛАТНО более 10,000 раз оценили IP-компоненты в своих проектах в железе, прежде чем покупать IP-компоненты. FPGA Stratix выполнены по технологии 0.13 мк с напряжением питания 1.5 вольта, содержат от 10,570 до 79,040 логических элементов, до 7 мегабит RAM, до 22 DSP блоков, где до 176 встроенных умножителей. FPGA Cyclone имеют от 2,910 до 20,060 логических элементов, до 288 кбит памяти. Являются самыми дешевыми у Altera. www.altera.com/IPmegastore www.altera.com/stratix www.altera.com/cyclone 17 марта Популярные лабораторные практикумы возвращаются на 40-ю DAC (Design Automation Conference) EDA компании объединяются, чтобы организовать интерактивные учебные семинары на DAC 2-6 июня в г.Анахейм, штат Калифорния. Каждый тьюториал будет проходить 3 часа, стоить каждому участнику $50. На каждый тьюториал записывают только 30 человек. www.dac.com 17 марта DAC анонсирует техническую программу Ожидается более 10,000 участников, более 170 выставляющихся компаний, более 200 докладов, панелей, сессий и тьюториалов. В тм числе выделяются. Понеделник: - тьюториал "Методы проектирования с целью снизить потребление энергии" - семинар "Введение в EDA и чипы для непрофессионалов" - панель "IP-бизнес: это реально?" Вторник: - доклад Robin Saxby (ARM, исполнительный директор) "Проблемы и решения валидации SoC" - панель "Развитие EDA в направлении сокращения энергопотребления" - панель "Прогнозы на EDA бизнес" Среда: - панель "Новые технологии удешевления чипов" - специальная сессия "Coping with Variability: The End of Domestic Design" - дискуссия "Платформы: Да, но какой тип лучше?" - специальная сессия "Как приложения и технологии влияют на EDA" Четверг: - панель "Библиотеки" - ретроспективный доклад Alberto Sangiovanni-Vincentelli (проф. университет Калифорнии в Беркли) - специальная сессия ""Проектирование современных микропроцессоров" Пятница - тьюториалы: "Assertion-Based Verification" и др. www.dac.com 17 марта Synopsis и Китайское Министерство по науке и технологиям (КМНТ) подписали соглашение Synopsis передала средства разработки IC High Technology Research and Development Center (HTRDC) в Китае. Кроме того, КМНТ закупило у Synopsis дополнительные инструментальные системы. Средства от Synopsis будут использованы для проектирования в проектных инкубаторах в 7 основных регионах, где расположена электронная промышленность Китая. Речь идет о таких разработках Synopsis как: VCS, DC Ultra, HDL Compiler, Design Vision, DFT Compiler, TetraMax, PrimeTime, Apollo, Cosmos, Hercules, NanoSim, LEDA, Vera, Scirocco, Star-Hspice, Star-RCXT, DesignWare. www.synopsys.com 17 марта NEC Micro Systems переходит на средства отладки Debussy фирмы Novas NEC Micro Systems работала с Debussy уже три года и теперь подписала с Novas многолетнее соглашение. Отладчик Debussy интегрирован с коммерческим логическими симуляторами, эмуляторами и средствами формальной верификации более чем 25 ведущих поставщиков. www.necms.com www.novas.com 17 марта Michael Kaskowitz из Mentor Graphics выбран новым президентом VSIA Virtual Socket Interface Alliance (VSIA) - открытая международная организация, включающая представителей от всех сегментов SoC-индустрии: проектных служб, производителей чипов, EDA-компаний, IP-провайдеров. Цель VSIA - открытые станадарты для обеспечения эффективной интеграции программных и аппаратных IP-компонент от разных поставщиков. www.vsi.org www.mentor.com 17 марта Wintegra использует Cadence Encounter Platform для создания семейства пакетных процессоров WinPath WinPath - семейство одночипных решений, которые обрабатывают протоколы доступа к сетям. WinPath обрабатывает более 20 протоколов одновременно и дебютировал в ноябре 2001 года. Winterga - fabless-компания, основанная в январе 2000 года. www.wintegra.com www.cadence.com 18 марта Altera и Synplicity провели бесплатные семинары "Как достичь максимальной производительности на FPGA Stratix" 20 марта - в Sunnyvale (Калифорния), 10 апреля в Schaumburg (Иллинойс), 11 апреля - Chelmsford (Mass.). www.synplicity.com/events/max_performance_seminar.html www.altera.com 18 марта Accelerated Technology анонсирует поддержку процессоров OMAP фирмы Texas Instruments в Nucleus RTOS Nucleus RTOS обеспечивает сетевую работу по TCP/IP, систему управления файлами, графическую библиотеку. Nucleus RTOS продается вместе с исходными текстами, цена - от $12,495. www.acceleratedtechnology.com www.mentor.com 18 марта Toshiba анонсирует документированный проект AVM79R для медиацентров на CeBIT 2003 Проект выполнен на основе MIPS-процессора TX7901 в сотрудничестве со следующими фирмами: - ACCESS Co. Ltd. ( www.access.co.jp ), Интернет-броузер NetFront - Macrovision Corporation ( www.macrovision.com ), цифровое управление правами - Mediabolic, Inc. ( www.mediabolic.com ), ПО для сетевых домашних устройств - Lineo uSolutions, Inc. ( www.lineo.co.jp ) встроенный Linux - Planetweb, Inc. ( www.planetweb.com ), прикладное ПО для рынка потребительской электроники - SecureMedia ( www.securemedia.com ), шифрование и цифровое управление правами - SNAPGear ( www.snapgear.com ), системная интеграция - VWEB Corp. ( www.vwebcorp.com ) MPEG -1/-2/-4 кодек - ZAO Networks, Inc. ( www.zaonet.com ), системная интеграция chips.toshiba.com 19 марта Oak Technology использовала LogicVision Validator при разработке своего мультимиллионовентильного чипа HDTV www.logicvision.com www.oaktech.com 24 марта Get2Chip выпускает новую версию RTL Syntesis Compiler: в два раза увеличена емкость, в 4 раза - производительность G2C-RC 03 поддерживает Verilog 2001 и открытый доступ к базе данных со стандартным интерфейсом. Цена G2C-RC 03 - $300K за 3-летнюю лицензию. www.get2chip.com 24 марта LogicVision и Prover Technology повышают производительность разработчиков SoC LogicVision - поставщик аппаратного обеспечения встроенного тестирования. Prover Technology (основана в 1989 году) - разработчик средств формальной верификации. Совместная разработка позволит пользователям ускорить верификацию мультимиллионо-вентильных SoC. www.logicvision.com 24 марта Новая технология автоматизации верификации от Agilent Technologies ускоряет верификацию коммуникационных чипов Agilent Advanced Design System (ADS) 2003A обеспечивает среду для проектирования и симуляции таких устройств как стоотвые телефоны, пейджеры, беспроводные сети, спутниковые коммуникационные системы. Верификация RF (radio frequency) схем ускоряется от 200 до 1000 раз. www.agilent.com/find/eesof www.agilent.com/go/news 24 марта Synopsys и Китайская Академия Наук (КАН) создают SoC лабораторию Synopsys обеспечивает ресурсы для проектирования и обучения работе по технологии 0.13 мк. Лаборатория предложит свои ресурсы более 10 институтам КАН. Средства верификации от Synopsis включают: Synopsys VCS HDL симулятор, CoCentric System Studio для верификации на системном уровне, программируемый чекер LEDA, средства автоматизации создания тестов VERA; DesignWare Verification IP, VCS-NanoSim и VCS-HSPICE для аналого-цифровой симуляции и чекер эквивалентности -Formality. В КАН около 39,000 исследователей и 18,000 аспирантов. www.synopsys.com Chinese Academy of Sciences Ye Tian-Chun, tcye@meccas.ue.ac.cn 24 марта Motorola демонстрирует эффективную по стоимости программируемую альтернативу для беспроводной инфраструктуры передачи сигналов Reconfigurable Compute Fabric (RCF) обеспечивает производительную на уровне DSP обработку, выигрывая по стоимости, и потреблению энергии. MSC810x StarCore базируется на массиве оптимизированных процессорных элементов, представляющих эффективные решения для задач, требующих интенсивных вычислений. Продвинутая архитектура и наличие средств разработки делают такой (RCF) подход конкурентно-способным. В отличие от FPGAs и ASICs, RCF не требует HDL-кодирования, а полностью программируется на C и ассемблере. Ожидается выпуск фирмой MetroWerk IDE CodeWarrior для RCF. А Motorola обеспечит наличие прикладного ПО для модулей коммуникации и обработки. Ключевые достоинства RCF: - программируемость и гибкость, обеспечивающие адаптируемость к новым стандартам и новым рынкам - сокращенное время выхода на рынок (не нужно проектировать аппаратное обеспечение) - возможность модифицировать оборудование в процессе эксплуатации - оптимизированное использование ресурсов с возможностью учитывать трафик - приемлемая цена www.motorola.com/smartnetworks www.motorola.com/semiconductors www.metrowerks.com 24 марта Средства разработки для встроенного процессора Nios доступны для Altera FPGA Cyclone Средства разработки включают: Nios 3.0, Cyclone EP1C20, Quartus II, SOPC Builder и полный набор средств разработки программного обеспечения. На сегодня продано более 10,000 таких китов. Плата разработки включает Cyclone EP1C20, 1 Mбт SRAM, 16 Mбт SDRAM, 8 Mбт флеш-памяти, 10/100 Ethernet порт, два последовательных порта, коннектор Mictor для отладки ПО. Кит также поддерживается средствами разработки от Accelerated Technology, включая Nucleus RTOS и code|lab Developer Suite. www.altera.com/nios www.altera.com/devkits www.altera.com/cyclone www.acceleratedtechnology.com 24 марта Texas Instruments сформировала Connectivity Developer Network CDN состоит из независимых компаний, которые поддерживают разработки TI 1394a/1394b (FireWire, USB, PCI CardBus, PCI Bridges, DVI, UART) для высокоскоростных соединений. В CDN в настоящий момент вошли: -- 2d3D Incorporated -- Fraunhofer-IMS -- Intelligraphics -- Island Digital Media Group -- Jungo -- Mindready Solutions -- NitAl -- ORSYS -- Saguaro Systems -- Unibrain -- Yokogawa Electric Corporation Jungo Software Technologies предлаагет пакет средств для разработки драйверов для USB устройств. Mindready Solutions обеспечивает программную и аппаратную поддержку FireWire. Intelligraphics поставляет средсва разработки драйверов и средства автоматизации разработки на системном уровне. Члены CDN получают доступ к стратегической информации от TI, новым образцам, средствам разработки и документации. Членство в CDN бесплатно, приглашаются все желающие. www.ti.com/devnet www.mindready.com 24 марта Intel выпускает 3 новых процессора PXA255, PXA260, PXA263 для PDA - с большей производительностью и меньщим энергопотреблением PDA (Personal Digital Assistant) теперь включают высокоскоростной беспроводной доступ в Интернет (Wi-Fi* 802.11), цветной экран, интегрированную камеру и др. Это требует большей производительности и большей памяти. Процессор Intel PXA260 (выпускаемый в версиях 200Мгц, 300 Мгц и 400 Мгц) имеет размер 13мм*13мм*1.4мм в отличие от конкурентов, имеющих размер 17мм*17мм*1.75мм Процессор Intel PXA263 имеет дополнительно 32 Мегабайта 32-битной памяти Intel StrataFlash. Процессор Intel PXA255 при работе на частоте 400 Мгц требует напряжение питания всего 1.3в. Процессоры Intel PXA250 уже используются фирмами Acer, Casio, Dell, Intermec, Symbol и Toshiba. Новыми процессорами PXAxxx уже заинтересовались фирмы BenQ, Philips, Trigem, Wyse и ViewSonic, выпускающие портативные медиа-плейеры. www.intel.com/design/pca/applicationsprocessors/index.htm www.intel.com/pressroom 25 марта Conexant лицензировала ARM926EJ-S для создания высокопроизводительных домашних сетевых процессоров Ранее Conexant уже лицензировала ARM7TDMI, ARM920T и ARM940T. Аналитическая фирма In-Stat MDR предсказывает рост количества домашних сетевых устройств с 20.5 миллионов в 2002 году до 167 миллионов устройств в 2006 году. ARM926EJ-S включает 32-битный RISC CPU, конфигурируемые по размеру кеши инструкций и данных, устройство управления памятью. ARM926EJ-S поддерживается такими ОС как Symbian, Linux, и Windows CE. www.arm.com www.conexant.com www.mindspeed.com 25 марта Altera и MJL Technology анонсировали Cyclone Development Kit Как и MJL Stratix DK, MJL Cyclone DK включает плату разработки, программные средства разработки Quartus II Web Edition и несколько документированных проектов. Чипы Cyclone позволяют в силу своей дешевизны использовать их при выпуске массовой продукции. MJL Cyclone DK стоит $695. Др. Mahn-Jick Lim основал MJL Technology в 1988 году в Корее. www.mjl.com/devkit www.altera.com/cyclone 26 марта Xilinx анонсирует следующее поколение бесплатных средств проектирования ISE WebPACK 5.2i WebPack насчитывает уже более 100,000 зарегистрированных пользователей (из них около 40,000 - за последний год). Новинки 5.2i: - улучшен HTML Fitter Report - выполнена поддержка уравнений для VHDL, Verilog и ABEL - обновлен ModelSim-II Xilinx Edition www.xilinx.com/ise/webpack5 26 марта Motorola демонстрирует коммуникационный процессор PowerQUICC III (MPC8560) на Smart Networks Developer Forum MPC8560 содержит ядро PowerPC e500, 256 Кбт кеш-памяти второго уровня, улучшенный CPM (Communications Processor Module), RapidIO, интерфейс Ethernet, поддержку DDR SDRAM и PCI/PCI-X. www.motorola.com/sndf www.motorola.com/semiconductors 31 марта Get2Chip открывает филиал в Индии в рамках программы Technology Circle. T-Circle призвана обеспечить круглосуточную и без выходных (24*7) поддержку разработчиков, использующих продукты Get2Chip. В 2002 году синтезаторы от Get2Chip использовались при выполнении более 130 проектов со средней сложностью 3 миллиона вентилей. www.get2chip.com 31 марта National Semiconductor открыл онлайновый университет по проектированию аналоговых устройств (Analog University) Обучение в Analog University бесплатное, включает начальные, промежуточные и продвинутые курсы по 8 различным технологиям: усилители, аудио, сжатие данных, дисплеи, LVDS (low voltage differential signaling), управление энергопотреблением, тепловые проблемы и беспроводные устройства. Все курсы явялются интерактивными мультимедиа продуктами, разработанными одим или более из 16 экспертов National, сформировавших первый факультет Analog University. Большинство уроков начинается с часового online-потокового медиа-семинара. Студенты могут выбирать новый живой семинар или один из 22 сархивированных семинаров, представленных экспертами National. После вводного семинара каждый курс Analog University продолжается чтением и выполнением исследовательских упраженией. На курсах имеются ссылки к нужным материалам включая, документацию, примеры применения, специальную поисковую систему Knowledge Base и средства симуляции проектов WEBENCH. Каждый урок завершается тестом. Если студент отвечает на вопрос неправильно, то он отправляется на ресурсы, которые требуется изучить. По сдаче всех тестов обучаемый получает отлайновый сертификат о завершении курса. Knowledge Base обеспечивает поиск в 1820 datasheets, 750 applcations notes, 350 часто задаваемых вопросах и ежемесячном он-лайн журнале National Edge. Knowledge Base позволяет пользователям писать вопрос в естественной форме - как если бы они задавали вопрос человеку. Система интерпретирует вопрос и динамически генерирует результат поиска. Система распознает аббревиатуры и варианты написания. analogu.national.com knowledgebase.national.com www.national.com 31 марта Xilinx продает первый программируемый чип, выполненный по технологии 90 нм Такой чип имеет размеры на 80% меньше чем аналог, выполненный по технологии 130 нм. Как результат цена чипа объемом 1 миллион вентилей (примерно 17,000 логических ячеек) станет меньше $25, что на 35-80% дешевле конкурентов. Шаги Xilinx в технологии: 1998 - 0.25 мк 1999 - 0.18 мк 2001 - 0.15 мк 2002 - 0.13 мк 2003 - 0.09 мк Для сравнения - 0.09 мк=90 нм - это меньше чем одна тысячная человеческого волоса. www.xilinx.com 31 марта Atmel выпускает новые флеш C51 микроконтроллеры с USB AT89C5131 и AT89C5132 - 8-битные CPU с интегрированным USB 2.0 контролером, с 32 и 64 кбайтами флеш-памяти соответственно. Обеспечивается самопрограммирование и удаленное программирование через USB или UART. AT89C5131 имеет интерфейс с клавиатурой, 1 Кбт EEPROM и SPI и потому хорошо подходит для изготовления клавиатур, сканеров отпечатков пальцев и считывателей штрих-кодов. AT89C5132 имеет встроенные интерфейсы к большинсту средств внешней памяти, включая IDE/ATAPI для HDD, CD/DVD и CompactFlash, MultiMediaCard, DataFlash, Nand Flash и SmartMediaCard. Кроме того, AT89C5132 обеспечивает полный диапазон человеко-машинных интерфейсов, таких как клавиатура, LED/LCD, 10-битный АЦП для управления батарейками и даже записи голоса. С AT89C5132 поставляется большое колчество исходников, включая устройства чтения/записи флеш-карт, флеш-дисков, образов, аудио-устройст и игр. Имеется полный набор средств разработки, включая аппаратные эмуляторы, программные компиляторы и SDK. www.atmel.com/dyn/products/product_card.asp?PN=AT89C5131 www.atmel.com/dyn/products/product_card.asp?PN=AT89C5132