Новости SOC от Dacafe (http://www.dacafe.com), Октябрь 2002 года =================================================================== 1 октября Nitron HC08 - новое семейство дешевых 8-битных микро- контроллеров с флеш-памятью от Motorola 1 октября ARM лицензирует микропроцессорные ядра Тайваньскому научно-исследовательскому институту 1 октября ARM и SMIC разрабатывают тестовый чип на базе процессора ARM7TDMI для Китая 1 октября Altera анонсирует комплект "Embedded Processor Portfolio" свободно распространяемых встроенных процессорных компонент (более 100 штук) 1 октября Altera упрочняет лидерство на рынке процессоров встроенных в FPGA: Nios в Cyclone 1 октября Toshiba выпускает RISC-платформу TX49 для "домашних развлекающих устройств" 1 октября Nazomi производит свой JA108 - акселератор Java- приложений для наручных мультимедиа-устройств на UMC 1 октября TransEDA анонсирует Emulation Edge для ускорения верификации проектов 1 октября Xilinx бесплатно распространяет ISE WebPACK 5.1i 1 октября Xilinx выпускает документированные проекты для CPLD CoolRunner-II 2 октября Новый C/C++ компилятор от Green Hills генерирует самый компактный код для процессоров семейства ARM 2 октября Zarlink выпускает семейство процессоров обработки сетевых пакетов (MT90880/1/2/3) 2 октября Семейство FPGA Cyclone фирмы Altera работает в промышленном диапазоне температур: от -40 C до +85 C 7 октября Actel выпускает FPGA семейства SX-A для военных приложений 7 октября Модульный массив ASIC на частоте 700 Мгц меньше чем за 3 месяца - новая технология от Lightspeed - Luminance 7 октября Xilinx и Agilent Technologies выпускают новые средства разработки 7 октября Aldec обеспечивает поддержку тестовых C++ библиотек TestBuilder фирмы Cadence 7 октября Начата подготовка к 40-й DAC 7 октября Synplicity поставляет ключевую технологию Axis Systems 7 октября Siemens CES Design Services становится ченом программы Xilinx XPERTS 9 октября LSI Logic анонсировала конфигурируемый контроллер мультипортовой DDR памяти 10 октября Motorola интегрирует DiskOnChip фирмы M-Systems в свою платформу DragonBall на основе микропроцессора MX1 (ARM) для мобильных приложений 14 октября ARM анонсирует новую платформу: ARM11 PrimeXsys 14 октября ARM устанавливает стандарт производительности новыми CPU-ядрами семейства ARM11 14 октября Университетская программа фирмы Verisity развивается 15 октября Avvida Systems использовали Altera FPGA Stratix, создав плату Tsunami для цифровой обработки сигналов 16 октября Motorola анонсирует следующее поколение 32-битного суперскалярного микропроцессорного ядра ColdFire - v5 16 октября Motorola выпускает новый коммуникационный процессор PowerQUICC II 16 октября Xilinx и CrossBow Technologies анонсировали IP-компоненту параллельной обработки 2D-fabric 402c 16 октября Xilinz анонсирует Crossbar Switch 16 октября Система верификации Xtreme фирмы Axis Systems выбрана фирмой Coolsand для разработки чипов переносных мультимедийных устройств 17 октября CoWare - самая быстро EDA развивающаяся компания 21 октября Metrowerks планирует выпустить средства разработки (CodeWarrior) для Motorola MPC5500 в апреле 2003 года 21 октября Motorola анонсирует новое поколение 32-битных микроконтроллеров - MPC5500 21 октября Xilinx выпускает открытый протокол Aurora - для последовательной передачи данных 21 октября Xilinx пополняет линейку чипов для автомобильной промышленности двумя новыми семействами 21 октября Xilinx и ACUNIA (Бельгия) распространяют полностью программируемое решение для следующего поколения устройств телематики - CarCube 21 октября Riviera 2002.09 фирмы Aldec увеличивает производительность симуляции проектов ASIC и SoC 22 октября Mentor Graphics получила сертификат SAP Interface для своих средств управления данными проекта 22 октября RTOS Nucleus OSEK 2.2 фирмы Accelerated Technology сертифицирована для архитектур процессоров семейств ARM7, Infineon C167, Motorola MPC860 и NEC NEC V850 22 октября Atmel первой выпустила микроконтроллер AT90SC6464C-USB, сертифицированный на USB Full-Speed 22 октября SiberCore выпускает первый "Plug and Play" сопроцессор для Intel IXP2400 Development Platform 22 октября MIPS Technologies лицензирует 32-битное ядро фирме Micronas GmbH для разработки устройств цифрового телевидения 28 октября SynTest интегрировала свой TurboFault Simulator в отладчик Debussy фирмы Novas 28 октября Sutherland HDL проводит учебный семинар по SystemVerilog ==================================================================== 1 октября Nitron HC08 - новое семейство дешевых 8-битных микро- контроллеров с флеш-памятью от Motorola ==================================================================== Предполагаемая цена микрокотроллеров семейства Nitron - $.70 в партиях по 10,000 штук. По оценкам экспертов из Semico Research: - рынок 8-битных микроконтроллеров оценивается в 4.5 миллиарда долларов в 2002 году и 5.6 миллиардов долларов в 2006 году - в настоящее время Motorola является лидером на этом рынке, имея его 24% - 8-битные МК занимают 43% рынка ВСЕХ МК - особенно большой рост рынка 8-битных микроконтроллеров ожидается в Китае и Корее Использование флеш-технологий сокращает время апгрейда с месяцев до часов. Дополнительная информация : http://www.motorola.com/semiconductors ==================================================================== 1 октября ARM лицензирует микропроцессорные ядра Тайваньскому научно-исследовательскому институту ==================================================================== ITRI (Taiwan's Industrial Technology Research Institute) лицензировал ARM922T (ранее - в 2000 году - ARM7TDMI). Предполагается использовать ARM-процессоры при создании мобильных устройств. Первые прототипы ожидаются в 2003 году. По мнению специалистов ITRI, достоинста ARM-процессоров: высокая производительность, минимальные потребление энергии и размер чипа. ITRI основан в 1973 году, объединяет 6,000 исследователей в 12 подразделениях, взаимодействующих с помощью Интернет. Дополнительная информация : http://www.itri.org.tw http://www.arm.com ==================================================================== 1 октября ARM и SMIC разрабатывают тестовый чип на базе процессора ARM7TDMI для Китая ==================================================================== SMIC (Semiconductor Manufacturing International Corporation) работает по технологии 0.18 мк, была основана в агусте 2002 года в Шанхае. Тестовый чип позволит местным командам разработчиков ускорить процессы проектирования. Первые образцы ожидаются к концу года. Дополнительная информация : http://www.smics.com http://www.arm.com ==================================================================== 1 октября Altera анонсирует комплект "Embedded Processor Portfolio" свободно распространяемых встроенных процессорных компонент (более 100 штук) ==================================================================== Этот комплект ориентирован на новое дешевое семейство Cyclone фирмы Altera. Таким образом, в больших партиях 32-битный процессор Nios в Cyclone оказывается дешевле большинства 32-битных микропроцессоров продаваемых сегодня. Embedded Processor Portfolio основывается на использовании ядра Nios и средств разработки от Red Hat: GNUPRO Toolkit. Embedded Processor Portfolio CD-ROM включает также бесплатно: веб-версию Quartus II, SOPC Builder, и OpenCore Plus оценочную версию Nios. Можно бесплатно заказать этот CD ROM по адресу: http://www.altera.com/processorportfolio Семейство Cyclone имеет плотность от 2,910 до 20,060 логических элементов, до 288 кбит встроенной памяти, Дополнительная информация : http://www.altera.com/cyclone http://www.altera.com/products/devices/excalibur/exc-index ==================================================================== 1 октября Altera упрочняет лидерство на рынке процессоров встроенных в FPGA: Nios в Cyclone ==================================================================== Самый дешевый представитель семейства Cyclone стоит $4, 32-битный микропроцессор Nios занимает в нем всего 1,400 логических элементов и обеспечивает производительность 50 Dhrystone MIPS. Поскольку в этом чипе занято менее половины логических ячеек можно считать, что цена Nios менее $2, что существено меньше цены любого другого процессора, способного обеспечить такую же производительность. На одном чипе семейства Cyclone можно построиь мультипроцессорную систему на базе ядер Nios, обеспечивая еще более высокую производительность - используя SOPC Builder. Рынок таких систем включает: коммуниккации, периферийные устройства, автомобильные и промышленные приложения, роутеры и свичи, контроллеры моторов ... Altera's Nios Development Kit можно купить по цене $995. Дополнительная информация : http://buy.altera.com http://www.altera.com/cyclone http://www.altera.com/nios ==================================================================== 1 октября Toshiba выпускает RISC-платформу TX49 для "домашних развлекающих устройств" ==================================================================== TAEC (Toshiba America Electronic Components) работала вместе с Lineo, Systemonic, Sigma Designs, Vweb и Wipro Limited. Первая демонстрация платформы состоялась в Японии на CEATEC 2002. Платформа TX49 базируется на 64-битном MIPS-процессоре, включающем также интегрированный контроллер памяти, PCI контроллер, UARTs, таймеры, SPI, интерфейс Audio Codec 97 и triple DES. Одновременно Toshiba выпускает чип TC86C001FG, который поддерживает PCI интерфейс, шину Inter-IC, USB (хост и устройство), контакты параллельного и последовательного ввода-вывода. Параллельно могут быть поставлены IP-компоненты: - декодер DVD/MPEG-4 фирмы Sigma Designs - 802.11a+b W-LAN с возможностью "detect and connect" фирмы Systemonic - MPEG-2 и MPEG-4 кодек, MPEG-2 и MPEG-4 кодирование "на лету" размер D1 (720 x 486 pixels) MPEG-4 фирмы Vweb - обработка голоса на базе встроенного Linux фирм Lineo и Wipro Платофрма позиционируется как база для сервера, получающего и передающего данные, аудио и видео информацию в домашней сети на проводной и беспроводной основе. Дополнительная информация : http://gateway.toshiba.com ==================================================================== 1 октября Nazomi производит свой JA108 - акселератор Java- приложений для наручных мультимедиа-устройств на UMC ==================================================================== Nаzomi обнаружила значительный интерес рынка к своей разработке. JA108 построен на инновационной запатентованной технологии и предназначен для беспроводных наручных устройств, поскольку он разгружает микропроцессор, беря на себя функции исполнения Java-байт-кода быстро и энергетически эффективно, ускоряя исполнение Java-программ в 200 раз. При этом не требуется повышение тактовой частоты, дополнительной памяти, новых средств разработки. JA108 имет интерфейс, аналогичный стандартной SRAM, может быть легко интегрирован в новые и существующие проекты на стандартной шине. JA108 не накладывает ограничений на использование JVM и RTOS. Nazomi была основана в сентябре 1998 года. Дополнительная информация : http://www.nazomi.com ==================================================================== 1 октября TransEDA анонсирует Emulation Edge для ускорения верификации проектов ==================================================================== Emulation Edge представляет конфигурируемый HDL Checker, анализатор покрытия для симуляторов и эмуляторов, анализатор тестов в одном пакете с общим интерфейсом. Emulation Edge - это комбинация четырех средств верификации: VN-Check, VN-Cover, VN-Cover Emulator, VN-Optimize - по цене в два раза меньшей, чем при покупке всех этих продуктов по отдельности. Цена Emulation Edge - от $50,000 за годовую лицензию. Дополнительная информация : http://www.transeda.com/emulationedge ==================================================================== 1 октября Xilinx бесплатно распространяет ISE WebPACK 5.1i ==================================================================== ISE WebPACK поддерживает все Xilinx семейства PLD, включая: CoolRunner-II, Spartan-IIE, Virtex-II, Virtex-II Pro, XC2VP2. Плотность Xilinx FPGA - до 8 миллионов системных вентилей. Скорость компиляции ISE 5.1i - до 200,000 вентилей/мин. По данным Xilinx, ISE установлен более 150,000 раз - что составляет более 50% рынка. Дополнительная информация : http://www.xilinx.com/ise/webpack5 ==================================================================== 1 октября Xilinx выпускает документированные проекты для CPLD CoolRunner-II ==================================================================== Проекты могут быть бесплатно получены по адресу: www.xilinx.com/cr2 Проекты включают полный исходный HDL-текст и детальные комментарии. Семейство CoolRunner-II выпущено в начале этого года, основные достоинства: высокая производительность, низкое потребление энергии, высокий коэффициент отношения количество выводов/количество макроячеек: - от 32 до 512 макроячеек - производительность до 300 Мгц - время задержки от контакта к контакту - 3.5 нс. - ток в режиме "standby" меньше 100 микроампер - напряжение питания - 1.8В - технология 0.18 мк Дополнительная информация : http://www.xilinx.com ==================================================================== 2 октября Новый C/C++ компилятор от Green Hills генерирует самый компактный код для процессоров семейства ARM ==================================================================== Новые C/C++ компилятор и ассемблер - это часть версии 3.6 IDE MULTI 2000 для процессоров ARM6, ARM7, ARM9, ARM9E, ARM10 и ARM-совместимых Intel StrongARM и XScale. Они дают выигрыш до 17% по сравнению с компилятором ADS 1.2 от ARM на пакете тестов, собираемых Green Hills Software (GHS) в течение 20 лет разработки компиляторов и включающих такие бенчмарки как SPEC, Stanford, Linpack и Dhrystone, а также реальные пользовательские приложения. ARM Mode Thumb Mode Green Green Hills Hills Software Software ARM, Green 3.6 ARM, Green 3.6 Ltd. Hills better Ltd. Hills better ADS Software than ADS ADS Software than ADS 1.2 3.6 1.2 1.2 3.6 1.2 Customer-1 25564 24620 4% 17264 16428 5% Compress 4540 4596 -1% 3284 3252 1% Customer-2 85923 71360 17% 57755 51256 11% Dhrystone 3072 3096 -1% 2464 2444 1% Customer-3 55477 48177 13% 40301 35901 11% Customer-4 2012 1820 10% 1208 1180 2% Customer-5 7392 6876 7% 5144 4900 5% Linpack 4496 3660 19% 3376 2716 20% Customer-6 2712 2208 19% 1932 1572 19% Customer-7 30124 23816 21% 24804 20450 18% Customer-8 71417 68351 4% 50153 49953 0% SPECint 100213 94640 6% 68257 70979 -4% Stanford 8444 7412 12% 5760 5336 7% Customer-9 99500 54131 46% 65388 44220 32% Customer-10 20588 19198 7% 13612 13374 2% Total 521474 433961 17% 360702 323961 10% Все опции компиляции доступны как из командной строки, так и через MULTI Builder GUI. MULTI IDE поддерживает ОС Windows, Solaris, Linux, и HP/UX и обеспечивает: отладку по исходным текстам, оконный редактор, монитор ошибок времени исполнения, систему контроля версий, профайлер производительности, анализатор событий в RTOS, симуляторы на уровне инструкций (SimARM) и потактовый (ARMulator), которые позволяют разрабатывать ПО на IBM PC или рабочих станциях, не имея целевого аппаратного обеспечения. Поддерживаются RTOS INTEGRITY и ThreadX средствами мониторинга всех ресурсов ОС, буферов, очередей и потоков на уровне задач. Отладчик обеспечивает замораживание всей системы или отдельной задачи во время анализа. Отладчик в MULTI поддерживает технологию ARM Embedded Trace Macrocell для получения информации с реального работающего процессора без его остановки. MULTI работает с Green Hills Probe, ARM Multi-ICE, Angel ROM Monitor, Agilent Emulator Probe, EPI JEENI и Macraigor OCDemon. Цена IDE MULTI для ARM, включая C/C++ компилятор, ассемблер, линкер, и симулятор системы инструкций - $5900 (за фиксированную лицензию) и $8900 (за плавающую лицензию) на одно рабочее место. Green Hills Software основана в 1982 году. Дополнительная информация : http://www.ghs.com ==================================================================== 2 октября Zarlink выпускает семейство процессоров обработки сетевых пакетов (MT90880/1/2/3) ==================================================================== MT90880/1/2/3 поддерживает 32 порта T1/E1, работает в 16 раз быстрее (125 микросекунд на обработку пакета вместо 2 миллисекунд) и стоит в два раза дешевле аналогов, использующих микропроцессоры и соответствующее программное обеспечение. Все чипы семейства совместимы по контактам. В партиях по 1000 штук цены таковы: MT90880 - $209, MT90881 - $165, MT90882 - US$156, MT90883 - $135. Чипы поддерживаются отладочными платами, специальным API, прикладным программным обеспечением и документацией. Дополнительная информация : http://products.zarlink.com/profiles/MT90880 http://www.zarlink.com ==================================================================== 2 октября Семейство FPGA Cyclone фирмы Altera работает в промышленном диапазоне температур: от -40 C до +85 C ==================================================================== Кроме того, предполагается выпуск специальных членов семейства, способных работать в расширенном диапазоне температур для военного и космического применения, а также для высокотемпературных автомобильных приложений. Массовый выпуск промышленных членов семейства назначен на первую половину 2003 года. Дополнительная информация : http://www.altera.com/cyclone ==================================================================== 7 октября Actel выпускает FPGA семейства SX-A для военных приложений ==================================================================== Чипы A54SX32A и A54SX72A могут содержать до 76,000 логических вентилей, обеспечивать производительность до 250 МГц с гарантированной поддержкой шины 33 Мгц PCI в температурном диапазоне от -55 до +125 градусов по Цельсию. Для ускорения проектирования можно использовать библиотеки IP компонент CorePCI и Core1553BRT. Процесс проектирования поддерживается средой разработки Libero. Для повышения безопасности чипов серии SX-A предприняты специальные меры, в частности отсутствует загрузочное ПЗУ, поток данных с которого может быть перехвачен для расшифровки. Дополнительная информация : http://www.actel.com/products/security ==================================================================== 7 октября Модульный массив ASIC на частоте 700 Мгц меньше чем за 3 месяца - новая технология от Lightspeed - Luminance ==================================================================== Luminance (0.13 мк) внедрена на TSMC (Taiwan Semiconductor Manufacturing Company Ltd), включает модульную архитектуру, стандартные средства разработки от третьих фирм, IP-компоненты от третьих фирм. Разработка ASIC по традиционным технологиям требует до 18 месяцев и значительные невозвращаемые затраты (NRE). Именно для решения этих проблем и разработана технология Luminance. Технология Luminance обеспечивает создание чипов с емкостью до 10 миллионов ASIC вентилей и до 5 миллионов битов встроенной двухпортовой RAM, имеются также конфигурируемые ячейки ввода-вывода. Обеспечивается встроенное автотестирование и аппаратная поддержка отладки. Комплеты разработчиков снабжаются стандартными синтезаторами от Synopsys, Synplicity, Cadence и Mentor Graphics. Имеются библиотеки синтезируемых IP компонент, описанных на языках VHDL и Verilog. Lightspeed Semiconductor основана в 1996 году. Дополнительная информация : http://www.lightspeed.com ==================================================================== 7 октября Xilinx и Agilent Technologies выпускают новые средства разработки ==================================================================== Xilinx и Agilent интегрировали Xilinx ChipScope Pro, Agilent Trace Core и Agilent FPGA Trace Port Analyzer в единый инструмент. Впервые в практике верфикационное программное обеспечение интегрировано с тестовым оборудованием. Agilent Trace Core - это IP-компонента, которая разработана специально для внутрисхемной отладки Xilinx FPGA. Agilent FPGA Trace Port Analyzer обеспечивает высокопроизводительный сетевой доступ к конфигурированию FPGA, имеет объемную память трассировки. Поддерживаются микросхемы семейств Xilinx Virtex-II Pro, Virtex-II, Virtex-E, Spartan-II и Spartan-IIE. ChipScope Pro поддерживает все семейства Xilinx FPGA и работает в ОС Windows 2000/XP, обеспечивая отладку проектов. Ядра ChipScope Pro погружаются в FPGA, чтобы обеспечить отладку в реальном времени посредством стандартного порта JTAG. ChipScope Pro вместе с Agilent Trace Core доступны сейчас как дополнительные компоненты к Xilinx ISE release 5.1i с рекламной ценой $695 до 7 ноября. Кроме того, ChipScope Pro может быть загружен на 30 дней бесплатно с сайта : http://www.xilinx.com/chipscopepro Agilent FPGA Trace Port Analyzer, E5904B/500, стоит $6,995. Дополнительная информация : http://www.agilent.com/find/FPGA ==================================================================== 7 октября Aldec обеспечивает поддержку тестовых C++ библиотек TestBuilder фирмы Cadence ==================================================================== Пользователи Riviera теперь могут создавать тесты на C++, концентрируясь на требуемом поведении проекта, а не на деталях его реализации - что приводит к существенному сокращению временных затрат. Обеспечивается возможность повторного использования тестов. Для большинства сложных ASIC проектов уже не является целесообразной разработка тестов на языке VHDL или Verilog, поскольку в этом случае необходимо вычислять значения каждого сигнала в течение всего периода симуляции. Использование С++ позволяет работать на более высоком уровне абстракции. Компиляция С++ текстов в машинные коды инструментальной машины приводит также к ускорению симуляции. Использование Riviera IPT позволяет HDL-описания скомпилировать и загрузить в отладочное аппаратное обеспечение, а тесты исполнять на хост-машине, что вместе может ускорить процесс разработки в 1000 раз. C++ интерефейс обеспечивает доступ к библиотекам TestBuilder, используемым для моделирования памяти, очередей, FIFO и других часто используемых проектных структур. Они взаимодействуют с симулируемыми HDL-моделями посредством оптимизированного интерефейса CHPI, исключая потребность в использовании интерфейсов Verilog (PLI) или VHDL (VHPI). Riviera поставляется на основе плавающей лицензии для ОС UNIX, Windows и Linux. Riviera включает: VHDL/Verilog симулятор, поддерживающий IEEE VHDL 1076-87/93 и Vital 2000, а также Verilog 1376-95 и 2001; Code Coverage, Design Profiler и интерфейсы со всеми ведущими EDA инструментами. Бесплатную оценочную копию Riviera можно получить с сайта http://www.aldec.com/riviera TestBuilder 1.0 распространяется вместе с исходными текстами на сайте: http://www.testbuilder.net ==================================================================== 7 октября Начата подготовка к 40-й DAC ==================================================================== DAC-40 состоится 2-6 июня 2003 года в Anaheim, Calif. Основные темы DAC-40: новые методы и средства автоматизации проектирования, примеры, встроенные системы. Материалы принимаются до 6-го декабря 2002 года. На DAC, как обычно, проводится Student Design Contest. Студенты могут присылать описания оригинальных проектов, на схемном или системном уровне. То есть принимаются два типа проектов - операционный и концептуальный. Для операционного требуются доказательства корректности его разработки. Для концептуального достаточно полной симуляции. Проекты должны быть частью учебной деятельности, они принимаются на конкурс до 20 декабря 2002 года. Дополнительная информация : http://www.dac.com ==================================================================== 7 октября Synplicity поставляет ключевую технологию Axis Systems ==================================================================== Система верификации Xtreme-II базируется на средствах синтеза от Synplicity и FPGA Virtex II, обеспечивая возможность симулировать, аппапратно ускорять и эмулировать проекты. Xtreme-II позволяет верифицировать проекты размером до 100 миллионов вентилей и до двух гигабайт памяти. Дополнительная информация : http://www.axiscorp.com http://www.synplicity.com ==================================================================== 7 октября Siemens CES Design Services становится ченом программы Xilinx XPERTS ==================================================================== Xilinx развивает программу XPERTS для того, чтобы обеспечить пользователей сетью квалифицированных и сертифицированных консультантов в различных областях применения чипов Xilinx: DSP, коммуникации, сетевая обработка, обработка видеоизбражений, системные интерфейсы и домашние сети. Дополнительная информация : http://www.CES-DesignServices.com http://www.xilinx.com/xperts ==================================================================== 9 октября LSI Logic анонсировала конфигурируемый контроллер мультипортовой DDR памяти ==================================================================== Эта IP-компонента пополнила библиотеку CoreWare, включающую также и IP-компненты процессоров: ARM1026EJ-S, ARM926EJ-S, ARM946E-S, ARM966E-S, ARM7EJ-S, ARM7TDMI-S, MIPS64 5Kf, MIPS32 4KEc, ZSP. Дополнительная информация : http://www.lsilogic.com/products/coreware/ddr/index.html http://www.lsilogic.com http://rapidchip.lsilogic.com ==================================================================== 10 октября Motorola интегрирует DiskOnChip фирмы M-Systems в свою платформу DragonBall на основе микропроцессора MX1 (ARM) для мобильных приложений ==================================================================== DiskOnChip используется для хранения кода загрузчика, пользовательских данных и профилей, програмных приложений и операционной системы (включая Linux, Symbian, Windows CE, Palm OS 5). Дополнительная информация : http://www.m-sys.com/content/products/prodFam.asp#1 http://e-www.motorola.com/webapp/sps/site/homepage.jsp?nodeId=03M0ym4sBSl http://www.motorola.com/semiconductors ==================================================================== 14 октября ARM анонсирует новую платформу: ARM11 PrimeXsys ==================================================================== В основе новой платформы лежит новый процессор - ARM1136J-S. который разработан на базе технологии 0.13 мк и обеспечивает работу с частотой до 400 МГц. Платформа ARM11 PrimeXsys содержит все необходимые IP компоненты программного и аппаратного обеспечения для поддержки параллельной разработки программного и аппаратного обеспечения целевой системы. Особое внимание уделено исполнению разнообразных RTOS, в том числе: Windows CE .NET, Symbian OS, VxWorks. Дополнительная информация : http://www.arm.com ==================================================================== 14 октября ARM устанавливает стандарт производительности новыми CPU-ядрами семейства ARM11 ==================================================================== Новые CPU от ARM: ARM1136J-S и ARM1136JF-S - это первые реализации новой микропроцессорной архитектуры ARM11, анонсированной в апреле 2002 года на Embedded Processor Forum. Оба продукта базируются на системе команд архитектуры ARMv6 и ориентированы на применение в пользовательских, беспроводных и сетевых приложениях, таких как: set-top boxes, цифровые камеры, мобильные телефоны, оборудование для VoIP (Voice-over-IP), широкополосные модемы. Микроархитектура ARM11 комбинирует высокопроизводительный конвейер и широкий доступ к памяти. При работе на частоте 533 Мгц обеспечивается производительность более 600 Dhrystone MIPS и энерогозатраты 200 Мвт. Устройство управления памяти поддерживает ведущие ОС : Windows, Symbian, WindRiver, Linux. Архитектура ARMv6 повышает в два раза исполнение мультимедийных приложений по сравнению с архитектурой ARMv5. Модификация F содержит встроенный сопроцессор плавающей арифметики - что полезно для приложений управления в автоматике. Оба ядра поддерживают расширения J для ускорения исполнения Java кода и расширение E для ускорения выполнения DSP приложений. Оба ядра поддерживаются средствами разработки ARM RealView, включающими компиляцию, отладку и эмуляцию. Дополнительная информация : http://www.arm.com ==================================================================== 14 октября Университетская программа фирмы Verisity развивается ==================================================================== За 2002 год к ней присоединилось 16 университетов и сейчас она включает 27 членов (она была объявлена в декабре 2001 года 11-ю университетами и Verisity). Члены программы получают бесплатный доступ к языку верификации e, среде верификации Specman Elite, средству анализа покрытия SuperCov. Многие университеты используют средства Verisity для ознакомления студентов младших курсов с основами функциональной верификации, в то время как другие - внедряют предметы на старших курсах, непосредственно по технологии e-верификации. Некоторые члены программы используют средства Verisity для выполнения исследовательских проектов совместно с коммерческими фирмами. Дополнительная информация : http://www.verisity.com/programs/university/index.html ==================================================================== 15 октября Avvida Systems использовали Altera FPGA Stratix, создав плату Tsunami для цифровой обработки сигналов ==================================================================== Плата включает FPGA Stratix, оперативную память, быстрый обмен и PCI интерфейс. FPGA Stratix может иметь от 10,570 до 114,140 логических элементов, до 10 Мбит памяти. Avvida Systems (Канада, Онтарио) работает более 15 лет. Дополнительная информация : http://www.avvidasystems.com/tsunami.html http://www.altera.com/stratix ==================================================================== 16 октября Motorola анонсирует следующее поколение 32-битного суперскалярного микропроцессорного ядра ColdFire - v5 ==================================================================== Ядро v5, работая на частоте 333 Мгц и выполняя 610 MIPS (будучи выполненным по технологии 0.13 мк) обеспечит значительное повышение производительности по сравнению с предыдущей версией - v4. (почти в два раза по сравнению с 220 Мгц MCF5407). За последние 7 лет четыре поколения архитектуры увеличили произодительность в 24 раза (от оригинальной 25 MIPS, 33 Мгц). За это время продано 52 миллиона процессоров на базе ядра ColdFire. Ядро версии v5 полностью синтезируемое. Объектные коды для v5 обратно совместимы. Изначально архитектура ColdFire разрабатывалалсь как подмножество системы команд M68K. Дополнительная информация : http://www.motorola.com/semiconductors ==================================================================== 16 октября Motorola выпускает новый коммуникационный процессор PowerQUICC II ==================================================================== PowerQUICC II включает высокопроизводительное ядро Power PC G2 и RISC-CPM (Communications Processor Module). CPM разгружает процессор от выполнения задач управления периферийными устройствами, поддерживая множество коммуникационных протоколов - включая 10/100 Mbps Ethernet, 155 Mbps ATM и мульти-канальный HDLC. PowerQUICC II новых поколений останется программно-совместимым, в то же время обеспечит повышение производительности на 50% и значительное сокращение энергопотребления: при частоте 450 Мгц основного ядра и 300 Мгц модуля CPM, энергопотребление будет менее 2 ватт. Память на чипе возрастет до 64К двухпортовой RAM (32K для инструкций и 32К для данных). Дополнительная информация : http://www.motorola.com ==================================================================== 16 октября Xilinx и CrossBow Technologies анонсировали IP-компоненту параллельной обработки 2D-fabric 402c ==================================================================== Эта компонента обеспечивает коммуникации внутри чипа и между чипами для мультипроцессорных программируемых систем, использующих FPGA Xilinx Virtex II и Spartan. Используя ее, пользователь получает возможности: - непосредственно соединять до 256 процессоров или подсистем - разделять, интегрировать и верифицировать большие проекты на базе Virtex-II Pro - отображать системы в массивы дешевых устройств Spartan II для приложений, чувствительных к стоимости. Разработчики могут легко создавать высокопроизводительные системы на базе множества процессоров PowerPC или MicroBlaze, встроенных в Xilinx FPGA, используя 2d-fabric IP для обмена информацией между ними. CrossBow продает демонстрационную систему параллельной обработки на базе 9 FPGA Spartan-II (каждая из которых содержит процессорное ядро MicroBlaze, память, 2D-fabric IP, компоненты ввода-вывода) объединенных горизонтальными и вертикальными связями в двумерный массив 3*3. Цена IP компоненты 2D-fabric 402c - от $20,000. Дополнительная информация : http://www.crossbowip.com http://www.xilinx.com/ipcenter http://www.xilinx.com/ipcenter/signonce ==================================================================== 16 октября Xilinz анонсирует Crossbar Switch ==================================================================== Crossbar Switch - програмируемый маршрутизатор на 1024 входных и 1024 выходных порта и до 200 Мб/с на порт. Проект использует JBits - java-приложение манипулируеющее потоками битов. JBits API обеспечивает быструю реконфигурацию FPGA. Virtex II - единственная FPGA, поддерживающая частичную реконфигурацию. Дополнительная информация : http://www.xilinx.com/esp/xbarswitch ==================================================================== 16 октября Система верификации Xtreme фирмы Axis Systems выбрана фирмой Coolsand для разработки чипов переносных мультимедийных устройств ==================================================================== Behavioral Processor - это первая на рынке технология верификации, которая позволяет разработчикам ускорять и эмулировать не-синтезируемые поведенческие кода (VHDL, Verilog). Coolsand Technologies - fabless-компания, основанная в апреле 2002 года. Дополнительная информация : http://www.axiscorp.com ==================================================================== 17 октября CoWare - самая быстро EDA развивающаяся компания ==================================================================== CoWare - основатель и ведущая сила развития SystemC, продвигает методологии платформенного проектирования. Разработки CoWare используются на таких фирмах как Alcatel, ARM, Canon, Fujitsu,InterDigital, Matsushita, Motorola, Nokia, Samsung, Sanyo, Sony, STMicroelectronics, Tensilica, Toshiba и Xilinx. Дополнительная информация : http://www.CoWare.com ==================================================================== 21 октября Metrowerks планирует выпустить средства разработки (CodeWarrior) для Motorola MPC5500 в апреле 2003 года ==================================================================== Продукт будет включать GUI для инициализации системы, оптимизрованный С-компилятор, eTPU (Enhanced Time Processing Unit), мультипроцессорный симулятор, мультипроцессорный отладчик, средства анализа(трассировщзик и профайлер), средства визуалдизации данных и поддержку RTOS OSEK. Metrowerks также анонсировала планы интеграции с разработками Ashling и Lauterbach, имеющими средства разработки для систем на базе Power PC процессоров. Nexus 5001 Forum Standard - это открытый стандарт, который обеспечивает интерфейс общего назначения для разработки и отладки программного обеспечения для встроенных процессоров. Отсутствие унифицированного стандартного интерфейса для отадочных средств сдерживало разработчиков системного ПО от разарботки средств которые смогут быть использованы для широкого круга процессоров. Ожидается, что утверждение стандарта 5001 значительно активизирует такие разработки. Metrowerks основана в 1985 году, основная на сегодня разработка - CodeWarrior. Дополнительная информация : http://www.metrowerks.com http://www.motorola.com/semiconductors ==================================================================== 21 октября Motorola анонсирует новое поколение 32-битных микроконтроллеров - MPC5500 ==================================================================== MPC5500 будет работать в 5 раз быстрее своих предшественников, будет содержать больше периферийных устройств, и больше встроенной флеш-памяти. На чипе будет также множество eTPU (enhanced Timer Processor Units) с разрядностью 24 бита вместо 16 у TPU на MPC500. Основные достоинства MPC5500: - 300 Мгц - частота ядра - 4 МБт встроенной флеш-памяти - до 128 Мбт SRAM - MMU - устройство управления памятью - SIMD для DSP функций - супербыстрый QADC без задействования CPU - DMA контроллер - ВПЕРВЫЕ - Nexus IEEE-ISTO 5001 возможности мультипроцессорной отладки и др. Mertowerk параллельно разработает средства отладки CodeWarrior Studio (до апреля 2003 года), которые будут включать GUI для инициализации системы, оптимизирующий С-компилятор, симулятор мультипроцессорных систем, средства анализа(трассировщик и профайлер), средства визуализации данных, поддержку Nexus, RTOS OSEK и др. Motorola планирует реализовать первую реализацию отладочной системы для мультипроцессорного комплекса в соответствии со стандартом IEEE-ISTO Nexus 5001 - для четырех процессоров на одном чипе. Отладочный порт Nexus 5001 Class 3+ обеспечит в реальном времени доступ к данным и инструкциям через единый интерфейс. Первые образцы членов семейства ожидаются к четвертому кварталу 2003 года. Остальные - к середине 2004 года. Дополнительная информация : http://www.motorola.com/semiconductors ==================================================================== 21 октября Xilinx выпускает открытый протокол Aurora - для последовательной передачи данных ==================================================================== Пользователям БЕСПЛАТНО доступны на сайте http://www.xilinx.com/aurora спецификация протокола и готовый к использованию проект для Xilinx Virtex-II Pro, которая включает процессор IBM PowerPC и мульти- гигабитные последовательные трансиверы типа RocketIO. Aurora - это масштабируемый протокол, использующий для передачи данных всего 4 линии и обеспечивающая на этих 4-х линиях более 3 Гбит/с. Aurora может агрегировать от 1 до 24 таких физических каналов в один виртуальный канал. Дополнительная информация : http://www.xilinx.com ==================================================================== 21 октября Xilinx пополняет линейку чипов для автомобильной промышленности двумя новыми семействами ==================================================================== IQ Solutions line - объявленная ранее серия устройств для сипользования в управлении автомобилем - доступна на Spartan-II FPGA - самом дешевом из семейств чипов Xilinx и CoolRunner CPLD - самом низкопотребляющем энергию. Spartan-II FPGA позволяет использовать 32-битный процессор MicroBlaze, работающий на частоте 65 Мгц и обеспечивающий 43 DMIPS. Дополнительная информация : http://www.xilinx.com/automotive ==================================================================== 21 октября Xilinx и ACUNIA (Бельгия) распространяют полностью программируемое решение для следующего поколения устройств телематики - CarCube ==================================================================== CarCube - платформа для проектирования устройств телематики - базируется на микросхемах семейств Xilinx Spartan-II и CoolRunner-II, поддерживает интерфейсы CAN и USB. CarCube основан на технологии XINGU, разработанной в ACUNIA. Spartan-II FPGA дополняют процессор Intel Xscale 80200, CoolRunner-II низкопотребляющая CPLD, до 128 Мгбт SDRAM и до 16 Мбт флеш-памяти. Как результат, плата CarCube обеспечивает обработку с производительностью 900 MIPS и передачей "процессор-память" 800 Mbps. Это позволяет платформе CarCube легко поддержать будущие приложения в автомобиле, например исполнять Java-программы и обрабатывать 3D-видео высокого разрешения. CarCube поставляется с программынм обеспечением, поддерживающим GSM voice and data, GPRS data, GPS with dead reckoning, интерфейсы CAN и USB, аудио-интерфейсы, устройство HMI с сенсорным экраном и программируемыми клавишами. Дополнительная информация : http://www.acunia.com/aes http://www.xilinx.com ==================================================================== 21 октября Riviera 2002.09 фирмы Aldec увеличивает производительность симуляции проектов ASIC и SoC ==================================================================== Симуляция VHDL и Verilog проектов ускорена в 3 раза, а также появились дополнительные возможности: - во время симуляции собирать информацию только о заказанных пользователем сигналах (это существенно для мультимиллионовентильных проектов) - появился Design Profiler - который дает информации об использовании CPU при симуляции и указывает на модули, симуляция которых существенно замедляет процесс - появился Signal Agent - который позволяет отслеживать сигналы и управлять ими на любом уровне иерархии. Signal Agent соединяет сигналы-источники с сигналами приемниками и функционирует как если бы они были соединены непосредственно в HDL. Вместо того, чтобы модифицировать непосредственно исходный текст, разработчик может указать сигналы, которые он хочет сохранить в файл. Эти сигналы затем могут читаться с верхнего уровня иерархии либо из тестбенча. Такой подход улучшает отладку и упрощает создание тестов, сохраняя целостность HDL-кода. - появился новый Waveform Viewer - он полностью переработан, включая оптимизацию обработки файла с данными, ускоренный просмотр данных, дополнительные улучшения сравнения, добавлен файл Print on Change. - улучшен Code Coverage - обеспечивается слияние результатов нескольких тестовых прогонов - добавлены интерфейсы к разработкам сторонних фирм: Summit Design Visual Elite 3.0, моделям SWIFT DesignWare, Cadence TestBuilder C++ , оптимизирована обработка интерфейсов VHPI/PLI, улучшены скрипты для инсталляции Verisity Specman-Elite и Denali PureView. Riviera 2002.09 поставляется на основе плавающей лицензии для ОС UNIX, Windows и Linux. Дополнительная информация : http://www.aldec.com/riviera ==================================================================== 22 октября Mentor Graphics получила сертификат SAP Interface для своих средств управления данными проекта ==================================================================== Как результат DMS (Data Management Solution) от Mentor дополняет mySAP Product Lifecycle Management (mySAP PLM) фирмы SAP AG. Это позволяет легко интегрировать DMS и mySAP PLM, чем обеспечить эффективное распространение данных проекта по подразделениям предприятия. Дополнительная информация : http://www.mentor.com ==================================================================== 22 октября RTOS Nucleus OSEK 2.2 фирмы Accelerated Technology сертифицирована для архитектур процессоров семейств ARM7, Infineon C167, Motorola MPC860 и NEC NEC V850 ==================================================================== Стандарт OSEK был определен группой главных Европейских производителей автомобилей и их компонент, чтобы обеспечить единую платформу встроенных систем для автомобильной промышленности. Nucleus OSEK лицензируется с исходным текстом по цене от $19,995. Accelerated Technology - это Embedded Systems Division корпорации Mentor Graphics. Дополнительная информация : http://www.acceleratedtechnology.com http://www.mentor.com ==================================================================== 22 октября Atmel первой выпустила микроконтроллер AT90SC6464C-USB, сертифицированный на USB Full-Speed ==================================================================== AT90SC6464C-USB - это безопасный AVR RISC микроконтроллер для использования в смарт-картах и e-токенах, который поддерживает двунаправленный полноскоростной USB по стандарту ISO 7816, имеет 128 Кбт энергонезависимой памяти (64 Кбт флеш-памяти и 64 Кбт EEPROM), полный набор средств обеспечения безопасности (секретности) и значительную производительность 16-битного ЦП. Набор средств обеспечения секкретности включает 16-битный крипто-процессор, обеспечивающий эффективное исполнение крипто- алгоритмов: RSA, AES 128/128, SHA-256; аппаратный сопроцессор T-DES (Triple Data Encryption Standard); генератор случайных чисел; поддержку ECC (Elliptic Curve Cryptography). Atmel основана в 1984 году. Дополнительная информация : http://www.atmel.com/atmel/acrobat/1559s.pdf http://www.atmel.com/atmel/products/prod21.htm ==================================================================== 22 октября SiberCore выпускает первый "Plug and Play" сопроцессор для Intel IXP2400 Development Platform ==================================================================== SCTB2409-B TCAM модульная карта, SDK (software development kit) и специальное программное обеспечение упрощают разработку таких устройтв как маршрутизаторы и свичи. Модульная карта SCTB2409-B включает сопроцессор SiberCAM Ultra-9M, обеспечивающий 9 Мб TCAM (ternary content addressable memory) и 32 Мб SRAM для классификации и перенаправления. SDK включает поцикловую FOM (Foreign Object Model) для Microengine Development Environment из IXA SDK 3.0 (Intel Internet Exchange Architecture Software Development Kit), а также специальное ПО для Intel Xscale. Модульная карта SCTB2409-B вставляется непосредственно в Intel IXP2400 через интерфейс QDR SRAM/Network Processing Forum LA-1. SiberCore FOM обеспечивает С-модель TCAM, которая симулирует все внутренние регистры и инструкции, обеспечивая гибкое управление симуляцией, позволяя вести отладку и измерять производительность. FOM поставляется как параметризованная DLL-библиотека для Windows 2000. API (application programming interface), разработанный SiberCore, обеспечивает инициализацию, управление, поиск и другие функции для сетевого процессора Intel IXP2400. Значительная часть ПО написана на его ассемблере и обеспечивает анализ, отладку, полное мноожество макросов для поиска и поддержки процесса обработки пакетов. Сопроцессор от SiberCore сокращает обработку IPv4 на 60%. SiberCore выпускает TCAM устройства видов 2M, 9M, 18M и планирует выпускать 36M. Достоинствами устройств являются: трех-портовый интерфейс, поддержка динамического изменения длины слов, низкое потребление энергии и высокая производительность. Цена модульной карты SiberCore SCTB2409-B TCAM - $2400. SiberCore Technologies (Канада, Оттава) - это fabless-компания, специализирующаяся в области разработки устройств обработки пакетов. Дополнительная информация : http://www.sibercore.com ==================================================================== 22 октября MIPS Technologies лицензирует 32-битное ядро фирме Micronas GmbH для разработки устройств цифрового телевидения ==================================================================== Дополнительная информация : http://www.micronas.com http://www.mips.com ==================================================================== 28 октября SynTest интегрировала свой TurboFault Simulator в отладчик Debussy фирмы Novas ==================================================================== Говорит George Bakewell (Novas): "Мы рады, что такая популярная система симуляции интегрирована с нашим средством отладки. Мы уверены, что наш подход, основанный на открытом API и общей модели данных - перспективная основа для интеграции всех продуктов, необходимых разработчику." Симулятор TurboFault взаимодействует непосредственно с FSDB (Debussy Fast Signal Database) через открытую и расширяемую архитектуру. Debussy использует FDSB для хранения результатов от TurboFault. Разработчики могут читать тесты из FDBS и использовать их при симуляцию несиправностей в TurboFault. Результаты симуляции сохраняются в FDSB и средства Debussy могут быть использованы для анализа. Debussy имеет средства интеграции более чем с 25 ведущими провайдерами симуляторов, эмуляторов и средств формальной верификации. TurboFault обеспечивает симуляцию неисправностей и сравнительный анализ результатов симуляции исправной и неисправной схем. Результаты могут сохраняться в виде ASCII, VCD (Value Change Dump), Novas FSDB. TurboFault с интеграцией в Debussy продается для Sun Solaris, HP-UX и Linux на PC по цене от $100,000 за трехлетнюю лицензию. Дополнительная информация : http://www.syntest.com http://www.novas.com ==================================================================== 28 октября Sutherland HDL проводит учебный семинар по SystemVerilog ==================================================================== SystemVerilog расширяет стнадарт IEEE Verilog-2001 высокоуровневыми конструкциями моделирования из C и C++, а также возможностями контроля значений и языковыми конструкциями для моделирования и верификации больших и сложных проектов. SystemVerilog стал промышленным стандартом 4 июня этого года и получил широкое одобрение от ведущих поставщиков средств EDA. Основой SystemVerilog послужил Superlog фирмы Co-Design (которую недавно приобрела Synopsis). SystemVerilog уже поддерживается симуляцией, синтезом и др. средствами EDA. "SystemVerilog представляет будущее Verilog" - по мнению прдставителей Sutherland HDL. Цена участия в семинаре - $1,750. Sutherland HDL проводит семинары по Verilog, SystemVerilog, VHDL, Verilog PLI. Дополнительная информация : http://www.sutherland-hdl.com