Новости SOC от Dacafe (http://www.dacafe.com), Сентябрь 2002 года =================================================================== 3 сентября SynTest сократила стоимость тестирования чипов, выпустив программный продукт VirtualScan 4 сентября Aldec обеспечивает Riviera поддержкой Linux Kernel 2.4x 4 сентября Инструмент верификации Xtreme фирмы Axis Systems выбран для верификации аппаратного и программного обеспечения фирмой PMC-Sierra для следующего поколения процессоров, базирующихся на MIPS-архитектуре 4 сентября Sunplus выбрала Celestry для синтеза 5 сентября TI выпускает первый интегрированный Flash Media и Smart Card CardBus Controller контроллер - PCI1620 для лаптопов и маленьких PC 9 сентября Aldec поддерживает Xilinx Virtex-II Pro 9 сентября Aldec и McGraw-Hill создают учебные курсы по созданию и симуляции Verilog-проектов 9 сентября Esterel Technologies и France Telecom R&D ведут совместные исследования по быстрой разработке С-кодов для встроенных систем 9 сентября Stepmind лицензировала ARM946E для создания сетевых приложений с шифрованием данных 9 сентября Производительность микросхем Altera Stratix в DSP приложениях увеличена в 500 раз использованием soft- умножителей, создаваемых на структурах памяти Stratix TriMatrix 9 сентября Xilinx и Paxonet Communications анонсировали создание IP-платформы для FPGA-разработок LAN/WAN 10 Gigabit Ethernet 9 сентября Семинары по Assertion-Based Verification Соорганизаторы: Axis, CoWare, Denali, Forte, Novas, Sun Microsystems, Verplex 9 сентября Verisity анонсирует e Reuse Methodology (eRM) для разработки компонент верификации 9 сентября Verisity и Cold Spring Engineering анонсируют eVC SPI 4.2 9 сентября Verisity и HCL Technologies выпускают ARM7 и ARMv4T eVC 9 сентября Verisity и Be One Lab создают 3 новых eVC: SONET/SDH, SPI4, UTOPIA4 9 сентября eInfochips анонсирует PCI Express eVC 10 сентября Matsushita Electric лицензировала ARM946E-S и ARM926EJ-S для разработки беспроводных устройств 10 сентября Xilinx демонстрирует первый в мире продукт на базе PCI Express на Intel Divelopers Forum Fall 2002 10 сентября Gadzoox Networks распространяет FC MAC Core для Xilinx Virtex-II Pro 10 сентября Actel детализирует стратегию развития 10 сентября Actel выпускает IP компоненту 1553B для военного применения 10 сентября Intel разрабатываем Banias - мобильную платформу для PC-приложений 16 сентября Alatek выпустла новый эмулятор ASIC на 3 миллиона вентилей - COMULATOR-3M - по цене $99,600 16 сентября Get2Chip анонсирует DesignZone 20 сентября Agere Systems продает свою самую большую ASIC - CSP фирме NetContinuum 20 сентября Новый 64-битный микропроцессор с MIPS-архитектурой от Toshiba имеет встроенное устройство исполнения стандартного алгоритма шифрации DES 23 сентября Altera выпускает Cyclone - самая дешевая FPGA 23 сентября Actel и FS2 ускоряют отладку FPGA 23 сентября LSI Logic и FS2 анонсировали средства логического анализа для DSP-ядра ZSP500 23 сентября ViXS разработала чип Xcode (на базе MIPS32 4Km) для передачи видео через IP 23 сентября XEMICS выпускает SoC XE88LC06A с радио-обработкой данных 23 сентября Xilinx продает первый в мире PowerPC с интерфейсом RapidIO (в FPGA Virtex-II Pro) 23 сентября Xilinx выпускает полное DSP решение с поддержкой интерфейса RapidIO 23 сентября Xilinx выпустила System Generator for DSP, совместимый с Mathworks Release 13 24 сентября Ведущие EDA-компании поддержали новейшие супердешевые FPGA Cyclone фирмы Altera 24 сентября Altera Quartus II поддерживает FPGA Cyclone 24 сентября Motorola выпустила PRCB 24 сентября TransEDA выложила Verification Methodology Manual на DACAFE 24 сентября Summit Design анонсирует WWW-центр технической поддержки 30 сентября Altera анонсирует SOPC Design Conference 2002 30 сентября Toshiba выпускает RISC-платформу TX49 для создания устройств домашних развлечений на базе 64-битного MIPS-процессора 30 сентября Ja108 фирмы Nazomi - акселератор мультимедиа устройств 30 сентября TransEDA анонсирует средства эмуляции (Emulation Edge), которые сокращают сроки верификации на 50% 30 сентября Aldec улучшает Active-HDL внедряя мульти-проектные иерархические пространства 30 сентября CoWare и SuperH анонсируют поддержку процессоров SH-4 и SH-5 в CoWare N2C ==================================================================== 3 сентября SynTest сокращает стоимость тестирования чипов, выпуская программный продукт VirtualScan ==================================================================== VirtualScan сокращает объем тестовых данных, время тестирования и загрузки ATE (Automatic Test Equipment) примерно в 15 раз по оценкам на чипе в 2 миллиона вентилей. Поскольку ожидается, что уже в ближайшее время SOC-проект среднего размера будет включать более 5 миллионов вентилей, новый подход, предложенный SynTest, имеет большие перспективы. VirtualScan основывается на собственной запатентованной технологии, которая позволяет существующим ATE-ресурсам применять ATPG-паттерны через внешнюю цепь сканирования к выбранным пользователем большому количеству внутренних цепей сканирования. VirtualScan включает автоматический синтезатор для включения в тестируемый проект дополнительных цепочек сканирования. VirtualScan полностью совместим с другими продуктами SynTest: - TurboCheck - для проверки выполнения правил DFT - TurboBIST - для самотестирования встроенной памяти - TurboBSD - для синтеза цепей граничного сканирования - TurboDFT - для автоматической интеграции DFT-блоков - TurboFault - для параллельной симуляции неисправностей - TurboDebug-SOC/Scan и TurboDiagnosis-Scan - для отладки, диагностики и анализа ошибок цепей сканирования. Цена VirtualScan - от US$250,000. Начало продаж ожидается в 1-ом квартале 2003 года. Дополнительная информация : http://www.syntest.com ===================================================================== 4 сентября Aldec обеспечивает Riviera поддержкой Linux Kernel 2.4x ===================================================================== Linux версий 7x с ядром 2.4x обеспечивает более высокую производительноть PC-компьютеров. Теперь Riviera может использовать 64 GB оперативной памяти, работать на PC-платформе включающей до 8 процессоров, на частоте 2 ГГц, становясь идеальной платформой для симуляции больших FPGA и ASIC. Riviera протестирована на совместимость со всеми популярными Linux-производителями, включая Red Hat, SuSE и Mandrake. Aldec использует Linux на кластерах серверов как часть своей внутренней процедуры тестирования для того, чтобы исполнять более 50,000 регрессионных тестов на своем симуляторе. По оценкам Aldec такой подход повышает производительность в 2 раза по сравнению с использованием аналогичных UNIX-конфигураций. Riviera сейчас доступна на любой из ОС: UNIX, Windows и Linux. Riviera обеспечивает совместную симуляцию VHDL и Verilog в соответствии со стандартами IEEE VHDL 1076-87/93, Vital 2000, Verilog 1376-95 и 2001. Code Coverage, Design Profiler и интерфейсы к другим EDA-продуктам имеют PLI и VHPI функции. Бесплатная оценочная копия может быть получена: www.aldec.com/riviera. Дополнительная информация : http://www.aldec.com ===================================================================== 4 сентября Инструмент верификации Xtreme фирмы Axis Systems выбран для верификации аппаратного и программного обеспечения фирмой PMC-Sierra для следующего поколения процессоров, базирующихся на MIPS-архитектуре ===================================================================== Основное достоинтсво Xtreme - то, что в одном продукте интегрируется симуляция, аппаратная акселерация симуляции, и эмуляция. Xtreme предполагается использовать для верификации программного и аппаратного обеспечения 1 ГГЦ мультипроцессора RM9000x2 - первого представителя семейства интегрированных процессоров нового поколения для сетевых приложений, таких как роутеры, удаленные сервера, лазерные принтеры и др. Симуляция прикладных программ в среде операционных систем для такого процессора потребует недели. Это время сокращается до часов при использовании Xtreme. RM9000x2 имеет масштабируемую мультипроцессорную архитектуру, которая решает широкоизвестную проблему медленной передачи данных между процессорами в кеш-когерентных системах и обеспечивает производительность, более высокую чем одно-процессорные системы. Дополнительная информация : http://www.pmc-sierra.com/processors http://www.axiscorp.com ===================================================================== 4 сентября Sunplus выбрала Celestry для синтеза ===================================================================== Sunplus (Hsin-Chu, Taiwan) - быстрорастущая fabless-компания, по разработке устройств мультимедиа, LCD-контроллеров, микроконтроллеров и других IC, основана в 1990 году. Дополнительная информация : http://www.sunplus.com.tw http://www.celestry.com ===================================================================== 5 сентября TI выпускает первый интегрированный Flash Media и Smart Card CardBus Controller контроллер - PCI1620 для лаптопов и маленьких PC ===================================================================== Новое устройство от TI (Texas Instruments) способно читать разнообразные типы Flash Media без адапторов, обеспечивая также функциональность смарт-карт в соответствии со стандартом PCMCIA 262. К 2005 году, по оценкам экспертов, предполагается продажа более 500 миллионов таких устройств, включая Smart Media, Secure Digital, Memory Stick и MultiMediaCards. Некоторые из существующих лаптопов имеют соответствующие сокеты, но только для одного типа Flash Media. PCI1620 включает GemCore интерфейс для смарт-карт, соответствующий стандарту EMV2000, который обеспечивает безопасное подключение к PC, и сетям, шифрование данных, онлайновые банковские операции и т.д. PCI1620 планируется к продаже с октября 2002 года по цене $8 за штуку в партиях от 10,000 штук. Дополнительная информация : http://www.mmca.org http://www.ti.com ===================================================================== 9 сентября Aldec поддерживает Xilinx Virtex-II Pro ===================================================================== Особенностью Xilinx Virtex-II Pro является наличие на чипе ядра процессора Power PC. Поддержка Power PC обеспечивается интерфейсом взаимодействия с моделями SWIFT. Включая SmartModel Library в свою технологию симуляции, средства верификации от Aldec содержат wrappers для Power PC и компонент ввода-вывода, которые работают со SmartModel Library. SWIFT модель Power PC может исполнять процессорный код, позволяя полную верификацию программного обеспечения во взаимодействии с аппаратным обеспечением. Интерфейс SmartModel - это API, разработанный Synopsys, который позволяет поведенческим моделям из SmartModels Library непосредственно импортироваться в средства верификации от Aldec. Обычно устройства Virtex-II Pro не могли симулироваться на вентильном уровне в связи с присутствием встроенного процессора. Пользователи Aldec могут воспользоваться SmartModels - что позволяет выполнять эту работу. Пользователи могут взаимодействовать с моделями из SmartLibrary посредством PLI вызовов и наблюдать содержимое внутренних регстров CPU для отладки программного обеспечения. Бесплатные оценочные версии могут быть получены на сайте. Дополнительная информация : http://www.aldec.com ===================================================================== 9 сентября Aldec и McGraw-Hill создают учебные курсы по созданию и симуляции Verilog-проектов ===================================================================== Курс, созданный Dr. Navabi, включает CD-ROM, содержащий ведущие средства разработки, (ACtive-HDL, Student Edition) позволяя пользователю изучать Verilog на своем компьютере в соответствии с уровнем собственной компетенции в HDL. Active-HDL Student Edition включает HDL Editor, Language Assistant, Block Diagram Editor, State Machine Editor и Waveform Viewer, а также VHDL и Verilog tutorials. Курс можно купить через Интернет. Дополнительная информация : http://books.mcgraw-hill.com http://amazon.com http://www.aldec.com ===================================================================== 9 сентября Esterel Technologies и France Telecom R&D ведут совместные исследования по быстрой разработке С-кодов для встроенных систем ===================================================================== Esterel Technologies интегрировала компилятор Fast-C (SAXO-RT) от France Telecom R&D в свой Esterel Studio. Результат - сквозное проектирование приложений от спецификаций до встроенного С-кода и сокращение сроков разработки программного обеспечения. Esterel Technologies (Франция-Германия-США) обеспечивает исполняемые спецификации, интеллектуальную генерацию тестов и автоматическую генерацию кода. France Telecom R&D объединяет 3,700 сотрудников в 11 исследовательских центрах на 3 континентах. Дополнительная информация : http://www.rd.francetelecom.fr/en/medias/medias.php http://www.esterel-technologies.com ===================================================================== 9 сентября Stepmind лицензировала ARM946E для создания сетевых приложений с шифрованием данных ===================================================================== Ранее, в 2000 году Stepmind (основанная в июле 2000 года) лицензировала ARM PrimeCell (библиотеку периферийных устройств) и AMBA Design Kit. Stepmind также является членом ATAP (ARM Technology Access Program). Дополнительная информация : http://www.stepmind.com http://www.arm.com ===================================================================== 9 сентября Производительность микросхем Altera Stratix в DSP приложениях увеличена в 500 раз использованием soft- умножителей, создаваемых на структурах памяти Stratix TriMatrix ===================================================================== Soft-умножители идеальны для мультиканальных приложений, а также для функций, интенсивно использующих умножение, таких как "echo cancellers, equalizers, multi-user detection, beam forming". По производительности soft-умножители не уступают существующим встроенным (hard) умножителям. EP1S120 - самая большая из Stratix FPGA содержит в своих DSP блоках 112 18x18 умножителей, которые способны работать на частоте 300 Мгц. Использование soft-умножителей может увеличить их количество до 612, что в 3 раза превышает возможности конкурентов. Кроме того, soft-умножители обеспечивает бОльшую гибкость при построении ассиметричных умножителей и умножителей некратной разрядности. Микросхемы семейства Stratix, выполненные по технологии 0.13 мк, могут содержать от 10,570 до 114,140 логических элементов и до 10 Мбит RAM. Дополнительная информация : http://www.altera.com/DSP?xy=001_2 . http://www.altera.com/stratix?xy=001_3 . http://www.altera.com/literature/lit-an.html?xy=001_1 ===================================================================== 9 сентября Xilinx и Paxonet Communications анонсировали создание IP-платформы для FPGA-разработок LAN/WAN 10 Gigabit Ethernet ===================================================================== Дополнительная информация : http://www.paxonet.com http://www.xilinx.com/ipcenter http://www.xilinx.com/esp ===================================================================== 9 сентября Семинары по Assertion-Based Verification Соорганизаторы: Axis, CoWare, Denali, Forte, Novas, Sun Microsystems, Verplex ===================================================================== Лекторы: - Harry Foster, председатель Accellera's Formal Language Committee, автор работ "Principles of Verifiable RTL" и "Assertion-based Design" расскажет почему где и как нужно использовать assertions - Anders Nordstrom, руководитель разработок на PacketDNA и член IEEE 1364 Verilog Standards Committee и Accellera SystemVerilog Committee, расскажет об эволюции методологий верификации и приведет реальный пример верификации в продвинутом телекоммуникационном проекте. Thursday, October 3 -- Austin, Texas Thursday, October 10 -- Munich, Germany Tuesday, October 15 -- San Jose, California Thursday, October 17 -- San Diego, California Tuesday, October 22 -- Westford, Massachusetts Thursday, October 24 -- Ottawa, Canada Tuesday, October 29 -- Denver, Colorado Tuesday, November 5 -- Santa Clara, California Программа семинара: - "An Assertion Methodology for Emulation" by Axis Systems - "Transaction Level Hardware and Software Verification for SoCs" by CoWare - "Using Memory-Based Assertions for System Verification" by Denali Software - "Functional Coverage and High-Level SystemC Modeling for RTL Verification" by Forte Design Systems - "Debugging for the Intelligent Testbench" by Novas Software - "Intelligent Resource Management with SunGrid Engine" by Sun Microsystems - "An Assertion-Based Formal Methodology for Functional Closure" by Verplex Systems Участие в семинарах, которые проводятся с 1997 года, бесплатно для любого специалиста, который зарегистрировался на сайте http://www.verifyseminars.com ===================================================================== 9 сентября Verisity анонсирует e Reuse Methodology (eRM) для разработки компонент верификации ===================================================================== За два года с использованием этой методологии Verisity создала 70 верификационных компонент. В настоящее время проекты обычно включают различные протоколы, интерфейсы и процессоры. Это требует интероперабельности от соответствуюших компонент верификации. eRM базируется на общей пользователтьской модели и улучшенной функциональности Specman Elite. eRM включает три главных элемента: - лучший опыт разработки eVC - новая функциональность Specman Elite поддерживает разработку и визуализацию тестов - трансфер знаний, базирующийся на eRM Advanced Training Course включаюшем примеры кодирования и обширную документацию. Чтобы обеспечить реальный контроль совместимости eVC с eRM Verisity поставляет eRM Checklist. eRM поставляется бесплатно пользователям Specman Elite. Дополнительная информация : http://www.verisity.com ===================================================================== 9 сентября Verisity и Cold Spring Engineering анонсируют eVC SPI 4.2 ===================================================================== Cold Spring Engineering разработала уже более 20 eVC. SPI 4.2 eVC полностью совместима со спецификацией Optical Internetworking Forum Serial Packet Interface Level 4, Phase 2, принятой в январе 2001 года. SPI 4.2 eVC включает в себя конфигурируемый генератор паттернов для создания случайных, управляемых случайных и ошибочных тестов. Пользователь может устанавливать количество портов, арбитраж портов, разрядность и многие другие характеристики. Кроме того, SPI 4.2 eVC, как и любая eVC, обеспечивает мониторинг, проверку и наблюдение за выходами и соблюдением правил, формирует отчет о функциональном покрытии сценариев. Дополнительная информация : http://www.coldspringeng.com http://www.verisity.com https://www.verificationvault.com ===================================================================== 9 сентября Verisity и HCL Technologies выпускают ARM7 и ARMv4T eVC ===================================================================== HCL Technologies работает в областях: встроенные системы, проектирование и верификация ASIC, сетевая обработка и телекоммуникации. HCL Technologies имеет штаб-квартиру в США и 13 исследовательских центров в Индии. Дополнительная информация : http://www.hcltechnologies.com http://www.verisity.com https://www.verificationvault.com ===================================================================== 9 сентября Verisity и Be One Lab создают 3 новых eVC: SONET/SDH, SPI4, UTOPIA4 ===================================================================== Be One Lab специализируется на "1+0" ASIC/FPGA верификации. 1 означает покрытие верификацией 100% проекта спустя один месяц после завершения разработки RTL. 0 означает 0 поддержки после - то есть работа чипа с первого изготовления. Be One Lab начала использовать Specman Elite с 1998 года и успешно делала это во многих более чем 7 миллионо-вентильных проектах для таких компаний как Newbridge, Alcatel, Maple Optical Systems, Calix Networks, Infineon и других. В 2001 году Be One Lab открыла свой центр в Китае для оффшорной альтернативы для заинтересованных клиентов. Дополнительная информация : http://www.b1lab.com http://www.verisity.com https://www.verificationvault.com ===================================================================== 9 сентября eInfochips анонсирует PCI Express eVC ===================================================================== PCI Express eVC - это верификационная компонента для утсройств, работающих по шине PCI Express. Она включает модели PCI Express для устройств master и slave, модель арбитра доступа к шине PCI Express, чекеры и мониторы протоколов и timing-а. Кроме того, поставляется полный набор тестовых сценариев. eVC PCI Express будет продаваться с 4-го квартала 2002 года по цене $15,000 за одноразовую лицензию. Возможны скидки для многоразовых лицензий. Дополнительная информация : http://http://www.einfochips.com http://www.verisity.com/products/evc.html http://www.intel.com/pressroom ===================================================================== 10 сентября Matsushita Electric лицензировала ARM946E-S и ARM926EJ-S для разработки беспроводных устройств ===================================================================== Ранее Matsushita уже лицензировала такие ARM-ядра, как ARM7TDMI и ARM920T. Matsushita планирует выпустить устройства на базе ARM926EJ-S во втором квартале 2003 года, а устройства на базе ARM946E-S в третьем квартале 2003 года. Дополнительная информация : http://www.panasonic.co.jp/global/top.html ===================================================================== 10 сентября Xilinx демонстрирует первый в мире продукт на базе PCI Express на Intel Divelopers Forum Fall 2002 ===================================================================== ReapPCI Express IP была разработана совместно Xilinx, Intel и Agilent для передачи потокового видео на персональные компьютеры. Дополнительная информация : http://developer.intel.com http://www.xilinx.com ===================================================================== 10 сентября Gadzoox Networks распространяет FC MAC Core для Xilinx Virtex-II Pro ===================================================================== Дополнительная информация : http://www.gadzoox.com/fabricore http://www.xilinx.com ===================================================================== 10 сентября Actel детализирует стратегию развития ===================================================================== Actel намерена создать чипы на 2 миллиона FPGA-вентилей (что соответствует 300,000 ASIC вентилей), устойчивые к радиационным излучениям, к 1-му кварталу 2003 года. Дополнительная информация : http://www.actel.com ===================================================================== 10 сентября Actel выпускает IP компоненту 1553B для военного применения ===================================================================== IP компонента 1553BRT совместима со стандартом MIL-STD-1553B. Цена Core1553BRT - $4,995 за однократное использование представленного нет-листа. Дополнительная информация : http://www.actel.com/products/ip ===================================================================== 10 сентября Intel разрабатываем Banias - мобильную платформу для PC-приложений ===================================================================== Новая микро-архитектура Banias использует 4 новых технологии, которые увеличивают производительность и сокращают потребление энергии: - Advanced Branch Prediction, - Micro-Op Fusion, - Power Optimized Processor System Bus - Dedicated Stack Manager. Advanced Branch Prediction анализирует прошлое поведение программы и предсказывает какие операции скорей всего потребуются в будущем. Когда несколько операций готовы к исполнению в одно и то же время, Micro-Op Fusion сливает их в единую операцию. Power Optimized Processor System Bus позволяет подавать питание компонентам только когда они реально используются. Dedicated Stack Manager использует специальное аппаратное обеспечение, позволяя процессору выполнять программы без прерываний. Дополнительная информация : http://developer.intel.com http://www.intel.com/pressroom ===================================================================== 16 сентября Alatek выпустла новый эмулятор ASIC на 3 миллиона вентилей - COMULATOR-3M - по цене $99,600 ===================================================================== COMULATOR-3M - компактный эмулятор, с емкостью до 15 миллионов ASIC-вентилей, работает на частоте 20-33 Мгц. Для удобства пользователей распространяется вместе с рабочей станцией SUN или высокопроизводительной PC-платформой. COMULATOR-3M работает под UNIX, LINUX и NT/XP, поддерживает популярные средства симуляции и синтеза, такие фирм как Synopsys, Cadence, Mentor и Aldec. COMULATOR-3M поддерживает работу в сети. Alatek обеспечивает учебные курсы по работе с COMULATOR-3M. Дополнительная информация : http://www.alatek.com ===================================================================== 16 сентября Get2Chip анонсирует DesignZone ===================================================================== DesignZone - это специальная образовательная секция на портале фирмы. Здесь разработчики могут найти и забрать реальные примеры проектов в различных прикладных областях , например DSP, сетевая обработка, телекоммуникации - указывая как проектировать на уровне абстракции более высоком, чем RTL. Эти проекты были промоделированы на архитектурном уровне абстракции, используя стиль POCA (Pins-out Cycle-accurate) Verilog. Затем они были автоматически синтезированы с помощью Get2Chip Architectural Compiler (G2C-AC). DesignZone сейчас содержит 3 проекта: Embedded Zero-Tree Wavelet Encoding (EZW), Ethernet MAC и Triple-Data Encryption (3DES). Проекты сначала были закодированы на C и отлажены, затем ковертированы в IO accurate Verilog и проверены на тех же тестах. Для каждого проекта можно БЕСПЛАТНО забрать с сайта С-пакет (С-код и тесты) и Verilog-пакет(Verilog-код, тесты и скрипты синтеза). Дополнительная информация : http://www.get2chip.com/docs/designzone/design_zone.asp ===================================================================== 20 сентября Agere Systems продает свою самую большую ASIC - CSP фирме NetContinuum ===================================================================== CSP - Continuum Security Processor включает функциональность, которая в одном чипе содержит то, для чего раньше использовались 5 чипов. Используя средства проектирования от Agere, NetContinuum безошибочно спроектировала CSP, включающий 60 миллионов транзисторов - это на 20% больше самого большого из микропроцессоров. CSP интегрирует 48 многопоточных параллельных процессоров и выполняет все необходимые криптографические функции. Дополнительная информация : http://www.agere.com http://www.netcontinuum.com http://www.computerlanguage.com ===================================================================== 20 сентября Новый 64-битный микропроцессор с MIPS-архитектурой от Toshiba имеет встроенное устройство исполнения стандартного алгоритма шифрации DES ===================================================================== Этот микропроцессор называется TMPR4926XB-200. Цена TMPR4926XB-200 - $28 за штуку в партиях более 10,000. Безопасная передача предполагает шифрование данных перед передачей и расшифровку после приема. В такой системе надежность передачи зависит от ключа, используемого для кодирования/ раскодирования данных. Дополнительная информация : http://www.taec.toshiba.com ===================================================================== 23 сентября Altera выпускает Cyclone - самая дешевая FPGA ===================================================================== Цена - $1.50 за 1000 логических элементов - в два раза ниже самых дешевых конкурентов. Одна микросхема Cyclone может содержать несколько процессоров Nios. 32-битный Nios с периферийными устройствами может занимать менее 1,400 логических элементов и обеспечивать производительность 50 Dhrystone MIPS. Члены семейства Cyclone могут содержать от 2,910 до 20,060 логических элементов (240,000 логических вентилей или более 1 миллиона системных вентилей) и до 288 Кбит RAM. Все члены семейства будут выпускаться в первой половине 2003 года. Цены: Device Price (1) Price (2) EP1C3 $7.00 $4.00 EP1C6 $17.00 $8.95 EP1C12 $35.00 $25.00 EP1C20 $60.00 $40.00 (1) Цены в партиях 50K в 2003 году (2) Цены в партиях 250K в 2004 году Дополнительная информация : http://www.altera.com/cyclone1 ===================================================================== 23 сентября Actel и FS2 ускоряют отладку FPGA ===================================================================== Actel и First Silicon Solutions (FS2) анонсировали Configurable Logic Analyzer Module (CLAM) System для логического анализа в реальном времени микросхем семейств ProASIC и ProASIC Plus. CLAM System состоит из IP-компоненты OCI (On-Chip Instrumentation) - устройства, обеспечивающего коммуникацию с целевой FPGA и работающего под Windows программного обеспечения для управления и визуализации. CLAM System позволяет во время компиляции выбрать для анализа до 128 внутренних сигналов. Во время исполнения пользователь может наблюдать трассу и указывать условия переключения до 32 каналов. Цена на FS2 CLAM System - от $2,495 для версии с внутрикристальной поддержкой трассы и $3,495 для системы с вне-кристальной поддержкой трассы. Дополнительная информация : http://www.fs2.com http://www.actel.com ===================================================================== 23 сентября LSI Logic и FS2 анонсировали средства логического анализа для DSP-ядра ZSP500 ===================================================================== ISA-ZSP500 (In-target System Analyzer) состоит из IP компоненты OCI (On-Chip Instrumentation) и программного обеспечения для Windows, обеспечивающего управление и визуализацию. ZSP500 это суперскалярный DSP, который может исполнять до 4-х инструкций за такт. Блок OCI обеспечивает 3 различных режима измерений: - Execution Profile Trace - позволяет запомнить количество инструкций,которое исполнялось на каждом такте. Эта информация используется для переупорядочивания инструкций при желании обеспечить большую параллельность вычислений - что особенно важно для программистов, оптимизирующих важные алгоритмические циклы. - A->B timers - обеспечивает точное измерение времени между четырьмя помеченными точками программы. Это полезно для нахождения узких мест в производительности. - Performance Monitoring - может вычислять любой из 26 различных типов характеристик системы, таких как: общее количество инструкций, количество инструкций указанного типа, количество кеш-попаданий, количество циклов простаивания конвейера, количество операций загрузки и выгрузки и др. ISA-ZSP System будет доступна в ноябре 2002 года по цене $2,995 для внутрикристальной поддержки трассы и по цене $4,995 для системы с вне-кристальной поддержкой трассы. Дополнительная информация : http://www.fs2.com http://www.lsilogic.com ===================================================================== 23 сентября ViXS разработала чип Xcode (на базе MIPS32 4Km) для передачи видео через IP ===================================================================== Xcode обеспечивает защищенную, мультипоточную, в реальном времени передачу видео одновременно множеству устройств (проводным и/или беспроводным способом), каждому свой поток. ViXS выбрала для своей разработки MIPS из-за его производительности, простоты использования, эффективности по стоимости, наличию средств разработки от третьих фирм. Все это сократило время выхода разработки на рынок. ViXS Systems, основанная в январе 2001 года (Торонто, Канада), - это fabless разработчик аппаратного и программного обеспечения для цифрового видео и телекоммуникаций. Дополнительная информация : http://www.vixs.com http://www.mips.com ===================================================================== 23 сентября XEMICS выпускает SoC XE88LC06A с радио-обработкой данных ===================================================================== XE88LC06A имеет блок BitJockey, который эквивалентен UART по функциональности (для проводных приложений) и который связывает микроконтроллер чипа с любым радио-передатчиком. BitJockey содержит блок сериализации, который кодирует и декодирует битовые потоки для стандартных коммуникационных форматов (NRZ, Manchester, Miller) и имеет входные и выходные FIFO блоки. Кроме BitJockey, XE88LC06A имеет RISC-процессор CoolRISC 8/22 520 байт RAM, 22 Кбайт ROM, UART, несколько счетчиков, 2 генератора частоты, 4 компаратора. Средства разработки для всего семейства XE8000 включают RIDE (С-компилятор, ассемблер, редактор, линкер, отладчик и симулятор). Дополнительная информация : http://www.xemics.com ===================================================================== 23 сентября Xilinx продает первый в мире PowerPC с интерфейсом RapidIO (в FPGA Virtex-II Pro) ===================================================================== Использование интерфейса RapidIO обеспечивает интегральную производительность передачи - до 8 Gbps на порт. IP компонента RapidIO стоит $15,000. Дополнительная информация : http://www.xilinx.com/platform http://www.xilinx.com/connectivity ===================================================================== 23 сентября Xilinx выпускает полное DSP решение с поддержкой интерфейса RapidIO ===================================================================== XtremeDSP теперь поддерживает RapidIO. Многие ведущие разработчики DSP-процессоров анонсировали планы поддержки RapidIO, Xilinx - пока единственная, кто уже реализовал эти планы на базе FPGA Virtex II Pro. Программа Xilinx XtremeDSP начата в 2000 году. Она основана на уникальных для DSP возможностях Xilinx FPGA Virtex II, включающих 556 встроенных 18*18 умножителей, более 10 Мбит памяти, отлаженные DSP-алгоритмы, средства разработки DSP на системном уровне, быстро растущую сеть партнеров программ Xilinx AllianceCORE и XPERT, поставляющих IP компоненты и сервисы для DSP. Дополнительная информация : http://www.xilinx.com/dsp ===================================================================== 23 сентября Xilinx выпустила System Generator for DSP, совместимый с Mathworks Release 13 ===================================================================== В свою очередь, Mathworks Release 13 включает системы моделирования MATLAB 6.5 и Simulink 5. Говорит Donald Bak (Siemens Medical Solutions USA,Inc.): "Использовав Xilinx System Generator for DSP, я смог конвертировать алгоритм с плавающей точкой в работающий проект с фиксированной точкой всего за два месяца, тогда как обычно на это требовалось около года. Этот инструмент позволил мне сравнивать результаты работы обоих алгоритмов на всех этапах разработки." Говорит David Squires (Director the Xilinx DSP Center of Excellence):"Наш альянс с MathWorks - стратегический." System Generator for DSP автоматически генерирует проект для Xilinx FPGA из Xilinx Blockset в Simulink 5. Качество сгенерированного проекта сопоставимо с результатами ручной разработки. При этом существенно сокращаются сроки разработки. Сгенерированный проект содержит HDL-описание, тесты, командные файлы для синтеза FPGA, файлы ограничений на временные соотношения. MATLAB 6.5 интегрирует математические вычисления, визуализацию, мощный язык для создания гибкой среды технических вычислений. Открытая архитектура упрощает использование MATLAB и сопутствующих продуктов при исследовании данных, создании алгоритмов и пользовательских инструментов. Simulink 5 - это среда моделирования блоков динамических систем для оценки производительности и уточнения управления. Имеются специальные средства для постразработки на Virtex-II Pro FPGA, моделирования беспроводных систем, переключения между алгоритмами с плавающей и фиксированной точкой, быстрого прототипирования средств управления на новой аппаратной платформе xPC TargetBox, автоматической генерации управляющих программ. ISE 5.1i анонсирован в августе 2002 года, специализирован на микросхемы Virtex-II Pro FPGA. Время компиляции - 200,000 вентилей в минуту. Кроме того, производительность разрабатываемых устройств повышается на 40% (по сравнению с предыдущими версиями ISE). Дополнительная информация : http://www.xilinx.com ===================================================================== 24 сентября Ведущие EDA-компании поддержали новейшие супердешевые FPGA Cyclone фирмы Altera ===================================================================== Среди них: Mentor Graphics (LeonardoSpectrum 2002d, Precision ModelSim 5.6a), Synopsis(FPGA Compiler II 3.8), Synplicity(Synplify 7.2 и Synplify Pro). Дополнительная информация : http://www.mentor.com http://www.synopsys.com http://www.synplicity.com http://www.altera.com ===================================================================== 24 сентября Altera Quartus II поддерживает FPGA Cyclone ===================================================================== Вы можете получить бесплатно Quartus II Web Edition для полного проектирования, синтеза, размещения и верификации FPGA семейства Cyclone. Используя этот Quartus II можно проектировать FPGA семейств Stratix, APEX II, Excalibur и CPLD MAX 7000. Quartus работает под Windows, Sun Solaris, Red Hat Linux и HP-UX. Для Excalibur Quartus II включает C/C++ компиляторы, отладчики и IDE. Дополнительная информация : http://www.altera.com/cyclone ===================================================================== 24 сентября Motorola выпустила PRCB ===================================================================== PRCB (Packet Computing Resource Board) - специализированная плата для высокоскоростной обработки пакетов в сетевых приложениях на базе стандарта CompactPCI. На плате находятся два 64-битных мультипроцессора и DDR SSRAM. Интегральная производиттельность PRCB - 32 миллиона пакетов на порт. Имеются кросс-средства разроботки под Linux. Дополнительная информация : http://www.motorola.com/computer ===================================================================== 24 сентября TransEDA выложила Verification Methodology Manual на DACAFE: ===================================================================== http://www.dacafe.com/DACafe/EDATools/BOOKINFO/TransEDA/index.html http://www.transeda.com ===================================================================== 24 сентября Summit Design анонсирует WWW-центр технической поддержки ===================================================================== http://www.summit-design.com ===================================================================== 30 сентября Altera анонсирует SOPC Design Conference 2002 ===================================================================== Date City Location Oct. 24 Richardson, Texas Radisson Hotel Oct. 29 Santa Clara, Calif. Santa Clara Marriott Oct. 30 Broomfield, Colo. Omni Interlocken Hotel Nov. 4 Tinton Falls, N.J. Holiday Inn Nov. 5 Westford, Mass. Westford Regency Inn Nov. 6 Gaithersburg, Md. Hilton Gaithersburg Nov. 7 Kanata, Ontario Corel Centre Nov. 8 Irvine, Calif. Irvine Marriott Nov. 12 Santa Clara, Calif. Santa Clara Marriott Nov. 14 Schaumburg, Ill. Radisson Schaumburg Дополнительная информация : http://www.altera.com/sopcdesign ===================================================================== 30 сентября Toshiba выпускает RISC-платформу TX49 для создания устройств домашних развлечений на базе 64-битного MIPS-процессора ===================================================================== TAEC (Toshiba America Electronic Components) сделала это совместно с Lineo, Systemonic, Sigma Designs, Vweb и Wipro Limited. Кроме процессора на чипе имеются PCI контроллер, UART, таймеры, SPI, интерфейс Audio Codec '97 и ядро "Triple DES". Sigma Designs разработала DVD/MPEG-4 декодер с полноэкранным MPEG-4 проигрывателем. Systemonic разработала блок "detect and connect" по стандарту 802.11a+b W-LAN. Vweb поставила кодеки "на лету" MPEG-2 и MPEG-4 (размера D1 - 720 x 486 пикселей). Lineo и Wipro - ядро виртуальной сети и обработку голоса через IP на встроенной Linux. Дополнительная информация : http://gateway.toshiba.com ===================================================================== 30 сентября Ja108 фирмы Nazomi - акселератор мультимедиа устройств ===================================================================== Nazomi Communications специализируется на ускорении исполнения Java-приложений, основана в сентябре 1998 года. JA108 разработан на базе запатентованной технологии - разгружает микропроцессор, беря на себя функции исполнения Java-кода (быстро и с сокращением потребления энергии) - в 200 раз ускоряя исполнение приложений. Дополнительная информация : http://www.nazomi.com ===================================================================== 30 сентября TransEDA анонсирует средства эмуляции (Emulation Edge), которые сокращают сроки верификации на 50% ===================================================================== Emulation Edge интегрирует 4 продукта: - VN-Check - VN-Cover - VN-Optimize - VN-Cover Emulator Цена - от $50,000 за годовую лицензию. Дополнительная информация : http://www.transeda.com/emulationedge ===================================================================== 30 сентября Aldec улучшает Active-HDL внедряя мульти-проектные иерархические пространства ===================================================================== Теперь инженеры могут интегрировать различные проекты в единый проект более высокого уровня. Поддерживаются сетевые директории. Бесплатную оценочную копию можно получить с сайта. Дополнительная информация : http://www.aldec.com ===================================================================== 30 сентября CoWare и SuperH анонсируют поддержку процессоров SH-4 и SH-5 в CoWare N2C ===================================================================== CoWare и SuperH сотрудничают уже 4 года. Для симуляции аппаратного обеспечения поддерживается интеграция с ведущими RTL-симуляторами. Цена - $7,500 для SH4/CoWare N2C для Solaris. SuperH - основана в 2001 году по соглашению STMicroelectronics и Hitachi для создания независимой фирмы по разработке процессоров для открытого рынка. В настоящее время ведутся разработки SH-6 и SH-7. Дополнительная информация : http://www.superh.com http://www.CoWare.com