Новости SOC от Dacafe (http://www.dacafe.com), Апрель 2002 года =================================================================== 1 апреля 39-я DAC поддерживает образование и исследования в EDA 1 апреля 39-я DAC включает в программу семинары интерактивного обучения верификации встроенных систем 1 апреля 39-я DAC фокусируется на проектировании встроенных систем 2 апреля Mitsubishi Electric лицензирует ядро ARM926EJ-S с технологией Jazelle (для ускорения JAVA-приложений) для своего подразделения System LSI 2 апреля TransEDA анонсировала VN-Cover Simulation Farm Bundle для ускорения верификации проектов 3 апреля Mentor Graphics и Atmel аноносировали OEM-соглашение для обеспечения проектирования PSOC 3 апреля ARM использовала LBISTArchitect от Mentor Graphics для разработки LBIST компоненты для ядра процессора ARM966E-S 3 апреля TippingPoint Technologies выбрала Xilinx FPGA Virtex-II для разработки сетевого прибора 3 апреля Atrenta анонсирует SpyGlass for VCS 3 апреля CyberTec предлагает верификационные компоненты (eVCs) для AMBA APB и PowerPC MPC8xx для использования в Specman Elite фирмы Verisity 4 апреля LSI Logic выпустила новый высокопроизводительный контроллер оптического канала LSIFC929X 8 апреля AMD выпускает новый процессор Alchemy Au1100 для приложений мобильного Internet 8 апреля Actel аннонсирует Cadence-поддержку для ProASIC Plus FPGAs 8 апреля Synplicity улучшает Synplify Pro 8 апреля Aldec намерена судиться с Xilinx 8 апреля Xilinx и CoWare намерены сотрудничать в создании средств разработки Virtex II Pro на системном уровне 8 апреля Get2Chip, Plato, Silicon Perspective, Verplex проводят серию семинаров "Методы проектирования мульти-миллионно-вентильных проектов с использованием средств EDA следующего поколения" 8 апреля TransEDA ускоряет верификацию SOC, выпуская VN-Cover Emulator - первый в индустрии анализатор покрытия по результатам эмуляции 8 апреля Synchronicity CEO Dennis Harmon выступит с докладом "Методологии сотрудничества и лучшие практические примеры IP-разработки и SOC-проектирования" 10 апреля MediaTek выбрала Axis Xtreme для ускорения разработки мультимедиа чипов новых поколений 10 апреля LS 2002a - новая версия LeonardoSpectrum от Mentor Graphics 10 апреля Xilinx выпустила Forward Error Correction (FEC) IP для Spartan-IIE FPGA 10 апреля Photon Vision Systems выбрала Xilinx Platform FPGAs для производства новых модулей 10 апреля Xilinx выпускает новые IP-компоненты для Virtex-II 11 апреля ARM, Imagination Technologies и Superscape вместе разрабатывают 3D приложения для мобильных устройств 11 апреля MILCOM Technologies формирует стратегический альянс с Xilinx 15 апреля Aldec бесплатно распространяет VHDL/Verilog Simulator Riviera 2002.03 до 30 июня 2002 года 15 апреля Atrenta объявляет программу замены Nova-ExploreRTL/VeriLint 15 апреля Get2Chip вводит RTL Compiler для 100M-вентильной эры 15 апреля Mentor Graphics рекламирует "Soft-ядро" Nios от Altera 15 апреля Mentor Graphics покажет средства разработки FPGA Precision Synthesis на Programmable World 2002 15 апреля HDL Designer Series 2002.1 фирмы Mentror Grahics ускоряет создание и анализ сложных проектов чипов 15 апреля Отладчик Debussy фирмы Novas поддерживает новую версию Vera Testbench фирмы Synopsis 15 апреля Goodrich лицензировала ARM 15 апреля LSI Logic анонсирует G90 - SoC нового поколения 15 апреля Xilinx анонсирует открытый протокол (Aurora) для масштабируемого последовательного интерфейса 15 апреля Xilinx продает первый программируемый 10Gb Ethernet MAC 15 апреля Paxonet Communications использует VN-Cover от TransEDA 16 апреля Magma и LogicVision интегрируют свои технологии разработки мультимиллионных чипов 16 апреля LSI Logic первой создала 266 Мгц ARM926EJ-S в 0.11мк технологии 16 апреля Virtual DACafe - первая виртуальная выставка средств EDA 17 апреля Ricoh использует LBISTArchitect фирмы Mentor Graphics 17 апреля Agere Systems выпустила IC для разработчиков переносных мультимедийных устройств 17 апреля Ixia, IKOS, IP Infusion и OSE Systems проведут серию совместных семинаров по проектированию телекоммуникационных систем 17 апреля 9-ый IEEE/DATC Electronic Design Processes (EDP) Workshop состоится 21-23 апреля 18 апреля Applied Microsystems выпустила PowerTAP для процессоров Motorola MPC8266, MPC8265, MPC8264 19 апреля Texas Instruments выпускает Innovator - новый Development Kit для беспроводных процессоров OMAP 22 апреля 39-я DAC дает возможность обучения ветеранам и новичкам 22 апреля LogicVision и Dolphin Technology - партнеры в создании встроенного тестирования 22 апреля Q-Star Test присоединилась к программе LogicVision Ready 22 апреля Tality распространяет базирующуюся на Java мультимедиа платформу, использующую "Set Top box" чипсеты от IBM 22 апреля Tality выпускает IP-компоненту 10G MAC 22 апреля National Semiconductor выпускает гигабитный свич 22 апреля ICP Electronics лицензировала ядро ARM922T 22 апреля Obsidian Software - 80й член программы Verisity Verification Alliance, объявленной в апреле 2000 года 22 апреля Sonics присоединилась к программе Verisity Pure IP 22 апреля Xilinx и EV Engineering распространяют среду ко-симуляции с Virtex II 23 апреля Cadence и Ericsson заключили стратегическое соглашение 24 апреля UMC первой предлагает SuperH - микропроцессорное ядро 24 апреля Cypress MicroSystems добавила в свою PSoC IrDA модуль 25 апреля Sugar - язык формальных свойств от IBM, выбранный Accelera в качестве стандарта для разработок следующих поколений 25 апреля Pragmatic C Software отозвала лицензию на Cver - цифровой Verilog симулятор - у фирмы Antrim Design Systems, которая использовала Cver в своем аналого- цифровом симуляторе Verilog-AMS 25 апреля Cadence и Beijing организуют институт для обучения электронному проектированию 26 апреля Выпуск 64-битного Fast Design Compiler для HP-UX планируется на июнь 2002 года ==================================================================== 1 апреля 39-я DAC поддерживает образование и исследования в EDA ==================================================================== 39-DAC состоится 10-14 июня 2002 года в Новом Орлеане. DAC включает более 200 стендов, ее посещает более 15,000 исследователей, разработчиков и менеджеров ведущих EDA компаний. Общая сумма поддержки - 2.5 миллиона долларов распределена между следующими программами: P.O. Pistilli ACSEE Scholarship Program - для студентов - афро- американцев, женщин, с физическими недостатками - до $20,000 на студента. В этом году стипендию получат 7 человек. http://doc.union.edu/acsee.html University Booth Program - позволяет студентам представить свои работы (проекты, инструментальные средства, материалы) на выставке DAC. Выставочное место обеспечивается компьютерным оборудованием и высокоскоростным доступом в Интернет. Программа выделяет также средства на проезд к месту проведения DAC. http://users.ece.gatech.edu/limsk/ubooth/ Young Student Support Program - для студентов невыпускных курсов (undergraduate and first-year graduate students). Поддержка включает оплату регистрационного взноса, билет на банкет и расходы на проезд. http://atrak.usc.edu/%7Estudprog/ DAC Graduate Scholarships - поддерживает исследования студентов выпускного курса (graduate students'). Четыре премии (2 от DAC и 2 от IEEE) по $24,000. Предусмотрены преференции вузам, внедряющим новые учебные программы и студентам, нуждающимся в финансовой помощи. http://www.dac.com/39th/scholar.html. Student Design Contest - до $20,000 за лучшие проекты. http://www.dac.com/39th/studcon.html SIGDA Ph.D. Forum - представляет бесплатную возможность Ph.D представитть свои работы и обсудить ее тезисы с коллегами. http://www.sigda.acm.org/Programs/PHDForum. Дополнительная информация : http://www.dac.com ==================================================================== 1 апреля 39-я DAC включает в программу семинары интерактивного обучения верификации встроенных систем ==================================================================== Семинары будут проходить по 3 часа для первых 30 записавшихся человек (по 2 человека на ПК, цена - $40 на человека на один семинар) по следующим темам: - SynaptiCAD+Synopsys : разработка BFM для верификации встроенных ATM-свичей (BFM - Bus Function Model) - AXYS Design Automation+Denali Software+Mentor Graphics+Verisity: разработка и использование виртуальных прототипов для верификации встроенных систем - Co-Design Automation+Real Intent+ARM : использование assert-ов для совместной верификации программного и аппаратного обеспечения встроенных систем - CoWare+ARM : Интеграция программного и аппаратного обеспечения на платформе ARM Wireless PrimeXsys с использованием CoWare N2C Design System - Cadence Design Systems+Synplicity+Xilinx : верификация встроенных коммуникационных систем - Xilinx+Wind River : программные и аппаратные методы отладки для систем программируемой логики - Bridg es2Silicon+Altera : верификация встроенных систем Дополнительная информация : http://www.dac.com ====================================================================== 1 апреля 39-я DAC фокусируется на проектировании встроенных систем ====================================================================== 12 сессий и панелей будут содержать более чем 35 докладов на различные темы, связанные с проектированием встроенных систем, включая: Сессия : Тема 3: Инновации проектирования встроенных процессоров 15: Управление памятью и оптимизация адресации во встроенных системах 19: Примеры проектирования встроенных систем 20: Теоретические основы проектирования встроенных систем 23: Автоматизация разработки встроенного программного обеспечения п31: Унифицированные средства разработки встроенных систем на SOC 34: Методологии проектирования сетевых приложений 40: Временной анализ и оптимизация памяти встроенных систем 41: Процессоры и акселераторы встроенных систем 45: Методы планирования разработки встроенных систем 49: Разработка процессоров и коммуникационных сетей для встроенных систем 50: Исследование пространства проектирования встроенных систем Кроме того, Embedded Systems Showcase на выставочном этаже снова продемонстрирует новейшие средства и методологии разработки встроенных SoC систем. Программа DAC включает 8 сессий для дебатов и дискуссий: 1: Wall Street оценивает EDA 6: Средства или пользователи - что из них большая проблема ? 12: Аналоговые IP-компоненты: сейчас ? Или никогда ? 17: Нанопроектирование - в чем следующая проблема ? 22: Куда (или завянет) ASIC Handoff? 31: Унифицированные средства для разработки встроенных SoC систем: важнейшая миссия, невозможная миссия или неуместная миссия ? 37: Методы формальной верификации: вокруг кирпичной стены 42: Что будет следующим локомотивом EDA ? 6 специальных сессий в технической программе - приглашенные презентации: 7: Жизнь после CMOS: эволюция или революция 11: E-Textiles 16: Оптика: освещая путь к обогащению EDA? 26: Как Вы проектируете ASIC в 10 млн вентилей ? 46: Проектируя SoCs для улучшения дохода 51: Энерго-эффективные мобильные цифровые устройства Доклады представляемые на DAC будут по темам: системное проектирование, синтез, физическое проектирование, верификация, энергосбережение, разработка IP-компонент. 5 лучших докладов (награда - $1,000) будут объявлены 11 июня на открытии по следующим категориям: - Синтез, тестирование и верификация проектов - Аналоговое/RF/электрическое моделирование и симуляция - Методологии проектирования (2 премии) - Встроенные системы Два приглашенных выступления: 11 июня: Hajime Sasaki (Председатель совета директоров NEC Corp.): "Сдвиг парадигмы в проектировании: проблемы CAD-систем" 13 июня: Jerry Fiddler (Глава и со-основатель Wind River Systems): "Программное обеспечение и кремний - где компромисс?" Семинар по обучению функциональной верификации состоится 9 июня и будет сфокусирован на реалиях сложных SoC и пользовательских проектов. 10 июня состоятся семинары "Введение в EDA" для популяризации соответствующих знаний; "Взаимодействие между системами разработки", в котором будет обсуждаться необходимость в новых архитектурах систем и поддержки стандартных моделей API; "Для женщин в EDA". 10 июня состоится также однодневный семинар "Введение в программное обеспечение встроенных систем: методы и средства разработки для проектировщиков аппаратного обеспечения и средств автоматизации". Особое внимание будет уделено разработке программного обеспечения для систем реального времени. 15 июня состоится другой однодневный семинар, тематика которого включает следующие вопросы: - Проектирование и интеграция IP-компонент - Технология моделирования высокочастотных проектов - Использование SystemC для проектирования и моделирования на системном уровне - Разработка чипов на физическом уровне - проблемы и лучшие примеры - Новые вычислительные платформы для встроенных систем Дополнительная информация : http://www.dac.com ====================================================================== 2 апреля Mitsubishi Electric лицензирует ядро ARM926EJ-S с технологией Jazelle (для ускорения JAVA-приложений) для своего подразделения System LSI ====================================================================== Ранее Mitsubishi Electric уже лицензировала ARM7TDMI-S. Технология Jazelle ускоряет в 8 раз исполнение JAVA приложений по сравнению с обычным исполнением на программых JVM. Ядро ARM926EJ-S работает под ОС Linux, Palm OS, Windows CE, Symbian. Оно полностью синтезируемое, поддерживает выбор размера кешей инструкций и данных, и интерфейсов управления ОП. Также обеспечиваются ETM (Embedded Trace Macrocell) и AMBA AHB (Advanced High-Performance Bus). Дополнительная информация : http://www.mitsubishielectric.com http://www.arm.com ====================================================================== 2 апреля TransEDA анонсировала VN-Cover Simulation Farm Bundle для ускорения верификации проектов ====================================================================== Симуляцию и анализ покрытия теперь можно проводить с помощью до 50 компьютеров одновременно. VN-Cover Simulation Farm Bundle поддерживает работу в гетерогенных сетях и платформах включая Linux, Solaris, HP-UX, AIX и Windows NT, с использованием всех ведущих HDL-симуляторов, обеспечивая анализ покрытия широкого спектра метрик: операторы, переходы, переключения, условия, пути, трассы сигналов, FSM (finite state machine). VN-Cover включает GUI, драйвер симуляции и средства анализа. Основной продукт TransEDA - Verification Navigator - это интегрированная среда верификации, которая включает кроме VN-Cover: VN-Check - конфигурируемый HDL-чекер VN-Optimize - анализатор тестов VN-Property DX - динамическая проверка свойств VN-Control - автоматизация тестирования конкретного проекта Цена на VN-Cover Simulation Farm Bundle - от $100,000. Возможна работа по подписке. TransEDA разработала библиотеку IP-компонент, включающую модели и свойства для микропроцессоров и стандартных шинных интерфейсов. Дополнительная информация : http://www.transeda.com ====================================================================== 3 апреля Mentor Graphics и Atmel аноносировали OEM-соглашение для обеспечения проектирования PSOC ====================================================================== Atmel лицензировала 3 лучших продукта Mentor Graphics, специализированных под FPSLIC на базе AVR: среду совместной верификации программного и аппаратного обеспечения Seamless, HDL-симулятор ModelSim и синтезатор LeonardoSpectrum. Эти продукты интегрированы в System Designer, включающий также AVR Studio (компилятор, отладчик и симулятор на уровне системы команд) и средства размещения и трассировки от Atmel. В результате System Designer позволяет совместную разработку и верификацию программного обеспечения для AVR и аппаратного обеспечения описанного на HDL. Разработчик может наблюдать/редактировать счетчик программ, память, регистры, периферийные устройства, а также анализировать производительность системы на базе FPSLIC. Для ввода проектов System Designer имеет HDL Planner, который позволяет разработчикам, не занкомым с HDL-языками быстро создавать синтаксически корректные Verilog или VHDL проекты для FPGA внутри FPSLIC. Используя методологию "сверху-вниз" разработчик создает аппаратные компоненты используя более 50 макро-генераторов. ATSTK94 FPSLIC Starter Kit включает лицензию на 4 месяца и оценочную плату, цена - $495. System Designer 2.0 стоит $995 за годичную лицензию и $2,495 - за вечную лицензию. ====================================================================== 3 апреля ARM использовала LBISTArchitect от Mentor Graphics для разработки LBIST компоненты для ядра процессора ARM966E-S ====================================================================== LBISTArchitect автоматизировает создание встроенного тест - контроллера. Эта LBIST (logic built-in self test) компонента для ARM966E-S занимает не более 5% площади и обеспечивает тестирование ядра без использования внешних контактов и внешних тестов с уровнем покрытия неисправностей 95%. LBISTArchitect может быть полностью интегрирован с Mentor Graphics FastScan ATPG и BSDArchitect (boundary scan synthesis products). Дополнительная информация : http://www.mentor.com/dft ====================================================================== 3 апреля TippingPoint Technologies выбрала Xilinx FPGA Virtex-II для разработки сетевого прибора ====================================================================== Созданный UnityOne будет работать с мультигигабитными данными и обеспечивает сетевую защиту. Virtex II содержит от 40,000 до 8 млн системных вентилей. Дополнительная информация : http://www.tippingpoint.com http://www.xilinx.com ====================================================================== 3 апреля Atrenta анонсирует SpyGlass for VCS ====================================================================== SpyGlass for VCS - это опция SpyGlass 3.0, которая улучшает RTL-описания для ускорения их симуляции в VCS (симуляторе от Synopsis). Новые конструкции языка Verilog 2000 также поддерживаются. Цена SpyGlass for VCS - $10K в год как опция к SpyGlass 3.0. SpyGlass 3.0 работает на Sun/Solaris 2.5 - 2.8, HP-UX 10.2, RedHat Linux 7 и выше. Atrenta предлагает новый подход к ускорению проектирования сложных ASIC, FPGA, SoPC и SoC - посредством предсказывающего анализа. SpyGlass - этой первый продукт, который выполняет детальный структурный анализ на уровне регистровых передач Verilog и VHDL-кода для того, что бы обнаружить сложные проблемы в проекте. SpyGlass включает быстрое средство синтеза, оценщик логики и технологии тестирования. У Arenta сейчас более 40 пользователей включая: Agere, Agilent, Apple, ARM, Canon, Compaq, Fujitsu, Hitachi, LSI Logic, Motorola, National Semiconductor, NCR, Nortel и Olympus, которые используют SpyGlass для сокращения циклов проектирования, повышения производительности разработчиков и сокращения стоимости проектов. Atrenta имеет исследовательский центр в Индии. Дополнительная информация : http://www.atrenta.com ====================================================================== 3 апреля CyberTec предлагает верификационные компоненты (eVCs) для AMBA APB и PowerPC MPC8xx для использования в Specman Elite фирмы Verisity ====================================================================== Разработка выполнена в рамках Verisity's Verification Alliance Program. APB eVC содержит все компоненты верификации для AMBA APB (Advanced Peripheral Bus) и резко сокращает сроки создания среды верификации SOC систем на основе процессоров ARM. APB eVC, разработанная CyberTec может использоваться совместно с ARM AHB eVC, разработанной Verisity. AMBA APB eVC может эмулировать главное и подчиненное утсройство, генерировать трафик и выполнять функции чекера протокола, ааткже анализа покрытия трафика. PowerPC MPC8xx eVC может быть сконфигурирована как множество чекеров протоколов для проектов на базе процессоров MPC823, MPC850, MPC860. Говорит Hiroshi Nonoshita (CyberTec): "Мы разработали много проектов встроенных систем на базе процессоров ARM и многократно выполняли верификации систем на базе процессоров семейства Power PC MPC8xx. Поэтому вполне естественно, что мы использовали наши знания этих процессоров и Specmane Elite для создания повторно используемых сред верификации. Кроме того, что они имеют интерфейсы к VHDL и Verilog симуляторам, наши eVCs верифицированы совместно с SystemC. CyberTec International Inc. занимается разработкой вериикационных компонент и консультациями исключительно базируясь на Specman Elite. Дополнительная информация : http://www.cybertec-int.com http://www.verisity.com ====================================================================== 4 апреля LSI Logic выпустила новый высокопроизводительный контроллер оптического канала LSIFC929X ====================================================================== LSIFC929X включает три встроенных процессора ARM и PCI-X собственной разработки. Дополнительная информация : http://www.lsilogic.com http://interop.lsilogic.com ====================================================================== 8 апреля AMD выпускает новый процессор Alchemy Au1100 для приложений мобильного Internet ====================================================================== На текущий момент Au1100 - обеспечивает лучшие интегральные показатели по производительности, потреблению энергии (400 Мгц * 250 мватт, 500 Мгц * 500 мватт) и комплексности . Процессор Au1100 работает под Windows CE.NET, Linux и VxWorks. AMD приобрела Alchemy Semiconductor, Inc. в феврале 2002 года. Тогда Alchemy имела в своем портфеле процессоры Au1000 и Au1500. Au1000 уже производится, а производство Au1500 планируется на второй квартал 2002 года. Au1100 основывается на ядре Alchemy Au1, которое построено на основе системы инструкций MIPS32. Как и Au1000 и Au1500, Au1100 имеет пользовательское множество интегрированных на чип контроллеров памяти и стандартных коммуникационных интерфейсов. Кроме того, Au1100 включает LCD контроллер, который обеспечивает высококачественное видео на мобильных устройствах и два SD (Secure Digital) контроллера, позволяющих использовать оченьм аленькие устройства хранения информации. В частности на Au1100 интегрированы USB интерфейсы Host/Device для упрощенного взаимодействия с принтерами и цифровыми камерами, 10/100 Ethernet интерфейс для присоединения к LAN, IrDA для беспроводного взаимодействия с устройствами. Au110 имеет также AC'97 для обработки аудио- информации. Цена процессора Au1100 (на частоте 400 Мгц) - $29.50 в партиях по 10,000 штук. Образцы и оценочные платы для Au1000 и Au1500 доступны разработчикам. Дополнительная информация : http://www.alchemysemi.com/product_info/au1100/index.html http://www.amd.com/news/spotlight http://www.amd.com/news/news.html http://www.alchemysemi.com ====================================================================== 8 апреля Actel аннонсирует Cadence-поддержку для ProASIC Plus FPGAs ====================================================================== Для симуляции проектов на базе ProASIC Plus можно использовать симуляторы NC-Sim, NC-Verilog, NC-VHDL, Verilog Desktop, VHDL Desktop NC-Sim DeskTop. В свою очередь Cadence BuildGates обеспечивает эффективный синтез для ProASIC Plus. Все более часто разработчики ASIC вынуждены использовать PLD-технологии для сокращения сроков и стоимости разработки. Семейство ProASIC Plus включает 6 устройств от 150,000 до 1 млн системных вентилей. Комбинация близкой к ASIC архитектуры и энергонезависимой флеш-памяти делает ProASIC сильной альтернативой ASIC. Устройства функционируют при выключении питания, не требуют конфигурационной памяти и обеспечивают высокую степень секретности. Поддерживается до 198Кбит двух портовой встроенной SRAM и 712 конфигурируемых пользователем контактов ввода/вывода. Дополнительная информация : http://www.actel.com ====================================================================== 8 апреля Synplicity улучшает Synplify Pro ====================================================================== Новая версия Synplify Pro поддерживает стандарт Verilog 2001, имеет улучшенную производительность и поддерживает новые ОС (Windows XP и Linux (RedHat 7.2) и устройства (Altera Stratix, Actel ProASIC Plus, Lattice ispGDX2 и isp5000MX, Xilinx CoolRunner II, Virtex-II Pro FPGA). Verilog 2001 включает в себя поддержку конфигурируемого IP моделирования и управление проектом, языковые новшества: арифметические выражения к регистрам, литералам, оператор возведения в степень, список чувствительности разделенный запятыми, Разработанные Synplicity алгоритмы синтеза B.E.S.T. (Behavior Extracting Synthesis Technology) извлекают из описаний память, FSM, сложные математические функции, а затем эффективно размещают все это по ресурсам конкретного устройства (например блоки MAC и TriMatrix в Stratix). Synplifyо 7.1 и Synplify Pro 7.1 стоят от $9,000 и $19,000 соответственно. Дополнительная информация : http://www.synplicity.com ====================================================================== 8 апреля Aldec намерена судиться с Xilinx ====================================================================== Aldec и Xilinx подписали OEM-соглашение 5-го января 1996 года, по которому Xilinx получала право распространять разработанное и запатентованное Aldec программное обеспечение как часть своего пакета Foundation Series для Xilinx FPGA. Известно, что таких продаж состоялось уже более 20,000. Говорит Stanley Hyduke (президент Aldec): "Несмотря на то, что срок действия OEM-соглашения истек 5 января 2002 года, Xilinx продолжает распространять продукты Aldec, действуя в нарушение авторских прав Aldec. Все попытки разрешить ситуацию и прекратить нарушение прав Aldec результатов не принесли. Это тот случай, когда большой парень обижает маленького и думает, что ему это сойдет с рук. Мы намерены обратиться в федеральный суд". Дополнительная информация : http://www.aldec.com ====================================================================== 8 апреля Xilinx и CoWare намерены сотрудничать в создании средств разработки Virtex II Pro на системном уровне ====================================================================== При наличии таких средств пользователи смогут эффективно совместно разрабатывать программное и аппаратное обеспечение для Xilinx Virtex-II Pro чипов, имеющих встроенный процессор Power PC 405, а также для чипов Xilinx Virtex-II, используя синтезируемое описания ядра процессора MicroBlaze. Демонстрация этих средств планируется на Programmable World 2002 http://www.xilinx.com/pw2002 N2C фирмы CoWare будет интегрирован со средствами разработки Xilinx FPGA. В 2000 году CoWare была признана 5-ой в числе самых быстрорастущих компаний (по материалам San Jose Business Journal). В числе пользователей CoWare : Alcatel, ARM, Canon, Fujitsu, IBM, InterDigital, Matsushita, Motorola, Nokia, Samsung, Sanyo, Sony, STMicroelectronics, Tensilica, Toshiba, Xilinx. Дополнительная информация : http://www.CoWare.com ====================================================================== 8 апреля Get2Chip, Plato, Silicon Perspective, Verplex проводят серию семинаров "Методы проектирования мульти-миллионно-вентильных проектов с использованием средств EDA следующего поколения" ====================================================================== Семинары бесплатны и ориентируют слушателей на иcпользование SOC. Дополнительная информация : http://www.bigchipdesign.com ====================================================================== 8 апреля TransEDA ускоряет верификацию SOC, выпуская VN-Cover Emulator - первый в индустрии анализатор покрытия по результатам эмуляции ====================================================================== Поскольку эмуляция - дорогое удовольствие - разработчики стремяться сократить ее до минимума - при этом обеспечивая нужное качество разработки. VN-Cover Emulator дает объективную информацию для принятия решений. VN-Cover Emulator поддерживает эмуляторы Xcite и Xtreme фирмы Axis Systems, VStation фирмы IKOS Systems, CoBALT и CoBALT Plus фирмы Quickturn (подразделение Cadence). VN-Cover обеспечивает слияние результатов покрытия при симуляции и эмуляции. Цена на VN-Cover Emulator - от $50,000 за годоичную лицензию. Дополнительная информация : http://www.transeda.com ====================================================================== 8 апреля Synchronicity CEO Dennis Harmon выступит с докладом "Методологии сотрудничества и лучшие практические примеры IP-разработки и SOC-проектирования" ====================================================================== Доклад состоится на Electronic Design Processes (EDP) Workshop. Дополнительная информация : http://www.eda.org/edps/edp02/ http://www.synchronicity.com ====================================================================== 10 апреля MediaTek выбрала Axis Xtreme для ускорения разработки мультимедиа чипов новых поколений ====================================================================== MediaTek (Тайвань) - fabless - компания, основанная в 1997 году, приобрела (первая в Тайване) Axis Xtreme и использовала его при разработке первого DVD чипа. Цикл верификации стал в 100 раз быстрее чем при использовании программных симуляторов. Руководители MediaTek посчитали, что рынок мультимедиа устройств чрезвычайно перспективный и соревновательный, и потому сокращение времени выхода на рынок новых продуктов критично для MediaTek. Используя Xtreme для верификации MediaTek может существенно сократить время верификации. Достоинством Xtreme является также простота в обучении. Инженеры MadiaTek перенесли свой проект в Xtreme менее чем за неделю. Xtreme базируется на запатентованной Axis технологии RCC (ReConfigurable Computing), которая позволяет программную симуляцию, ускоренную симуляцию, внутрисхемную эмуляцию, и совместную отладку программного и аппаратного обеспечения на одной платформе и с единой базой данных проекта. Дополнительная информация : http://www.mtk.com.tw http://www.axiscorp.com ====================================================================== 10 апреля LS 2002a - новая версия LeonardoSpectrum от Mentor Graphics ====================================================================== В настоящее время с LS работают более 30,000 разработчиков - используя микросхемы от Altera, Actel, Lattice, QuickLogic и Xilinx. LS 2002a обеспечивает полную поддержку новых микросхем Stratix от Altera. Кроме того, при использовании LS 2002a разработчики могут назначить аттрибут LogicLock одному или более модулей в среде синтеза. Эти атрибуты автоматически будут переданы в Quartus II для эффективного размещения внутри указанного фрагмента чипа. Это позволяет командную разработку чипов, когда каждый модуль разрабатывается независимо. Mentor Graphics очень плотно работает с Xilinx что бы эффективней поддерживать новые семейства Xilinx Virtex-II Pro и Spartan-IIE, в том числе встроенные умножители, SRL (shift register LUT) и RAM. Теперь LS 2002a поддерживает также синтез для Actel ProASIC Plus, Lattice MACH 4a, QuickLogic Eclipse, QuickDSP, QuickPCI и QuickRAM. LS 2002a работает также и под Microsoft Windows XP (в дополнение к Windows NT, 98, 2000, Solaris и HP-UX). Цена на LS 2002a - от $4,500 для одного пользователя. Дополнительная информация : http://www.mentor.com/synthesis ====================================================================== 10 апреля Xilinx выпустила Forward Error Correction (FEC) IP для Spartan-IIE FPGA ====================================================================== FEC IP-компонента является параметризованной и входит в семейство LogiCORE, включающее кодер/декодер Рида-Соломона, Convolutional Encoder, два декодера Витерби и Interleaver/De-interleaver. Это позволяет эффективно организовать цифровую обработку сигналов на базе Spartan-IIE FPGA. Продукты LogiCORE распространяются на условиях лицензии SignOnce IP и могут быть загружены с сайта http://www.xilinx.com/dsp Цена IEEE 802-Compatible Viterbi Decoder core для параметризованного исходного текста - $25,000 и для нет-листа - $7,500. Цена General Purpose Viterbi Decoder - для параметризованного нет-листа - $5,000. Все декодеры Витерби включат Convolutional Encoder - без дополнительной платы. Цена декодера и кодера Рида-Соломона - $5,000 и $500 соответственно. Цена Interleaver/ De-interleaver - $1,000. Дополнительная информация : http://www.xilinx.com/spartan ====================================================================== 10 апреля Photon Vision Systems выбрала Xilinx Platform FPGAs для производства новых модулей ====================================================================== PVS намерена использовать Xilinx FPGA для реализации функций JPEG кодирования/декодирования. Virtex II выбрана в связи с наличием встроенных блоков RAM и 18-битных умножителей, что упрощает разработку FFT и других функций DSP. Дополнительная информация : http://www.xilinx.com ====================================================================== 10 апреля Xilinx выпускает новые IP-компоненты для Virtex-II ====================================================================== Эти IP компоненты пополнили существующее семейство LogiCORE и включают Digital Down Converter (DDC), CORDIC, Multiply-Accumulate -based Finite Impulse Response (MAC FIR) Filter, High-Performance 64-, 256-, 1024-point Complex Fast Fourier Transform (FFT)/Inverse FFT, 2-D Discrete Cosine Transform (DCT). Дополнительная информация : http://www.xilinx.com ====================================================================== 11 апреля ARM, Imagination Technologies и Superscape вместе разрабатывают 3D приложения для мобильных устройств ====================================================================== Чип представляет собой SOC-систему на базе процессора ARM. Дополнительная информация : http://www.arm.com http://www.imgtec.com http://www.superscape.com ====================================================================== 11 апреля MILCOM Technologies формирует стратегический альянс с Xilinx ====================================================================== MILCOM Technologies за последние 5 лет создала 10 новых компаний с общим уставным капиталом более 600 млиллионов долларов. Вместе с MILCOM деньги вкладывали Lockheed Martin Corporation, Raytheon Company и ITT. MILCOM Technologies партнерствует с оборонными и аэрокосмическими компаниями, федеральными лабораториями. Ее цель - поддержкка венчурных процессов: обнаружение перспективных технологий, определение для них коммерческих приложений, разработка бизнес-моделей, обеспечение инвестиций и менеджмента. Дополнительная информация : http://www.milcomtech.com http://www.xilinx.com ====================================================================== 15 апреля Aldec бесплатно распространяет VHDL/Verilog Simulator Riviera 2002.03 до 30 июня 2002 года ====================================================================== Riviera 2002.03 поддерживает стандарты IEEE VHDL 1076-87/93 и Verilog 1364-95, а также наиболее популярные конструкции Verilog 2001. Дополнительная информация : http://www.aldec.com ====================================================================== 15 апреля Atrenta объявляет программу замены Nova-ExploreRTL/VeriLint ====================================================================== До 30 июня 2002 года - одна лицензия на SpyGlass бесплатно за каждые две лицензии VeriLint. Это связано тем, что после приобретения Avant! Atrenta не намерена поддерживать Nova-ExploreRTL и Verilint, имея более мощный продукт SpyGlass. SpyGlass включает более 2500 правил по стилю кодирования и практике проектирования. Кроме того, легко разрабатывать пользователтьские проверки с помошью Perl или C. Прямой доступ к внутренним структурам данных SpyGlass обеспечивается специальным API. Дополнительная информация : http://www.atrenta.com ====================================================================== 15 апреля Get2Chip вводит RTL Compiler для 100M-вентильной эры ====================================================================== RTL Compiler (также известный как G2C-RC) - высокоскоростное средство синтеза сверхбольших проектов. Проведена огромная работа по проверке совместимости G2C-RC с другими EDA продуктами. Базовая цена G2C-RC - $100,000. Get2Chip основана в 2000 году ветеранами EDA из Cadence, LSI Logic Mentor Graphics, Synopsys и VLSI Technology для создания средств разработки мультимилионных чипов на архитектурном, регистровом и вентильном уровнях. Дополнительная информация : http://www.get2chip.com ====================================================================== 15 апреля Mentor Graphics рекламирует "Soft-ядро" Nios от Altera ====================================================================== Nios - 16 битный процессор с конфигурируемой 16- или 32- битной шиной данных, который может быть использован в Excalibur - SOC от Altera. Дополнительная информация : http://www.mentorug.org/lugs/svlug/conferences/2002/ http://www.altera.com ====================================================================== 15 апреля Mentor Graphics покажет средства разработки FPGA Precision Synthesis на Programmable World 2002 ====================================================================== Дополнительная информация : http://www.xilinx.com/pw2002 http://www.mentor.com ====================================================================== 15 апреля HDL Designer Series 2002.1 фирмы Mentror Grahics ускоряет создание и анализ сложных проектов чипов ====================================================================== Методология IBD (Interface-Based Design) упрощает описание межсоединений для сложных проектов, используя компактный и легко- читабельный табличный формат. Среда табличного редактирования позволяет простое редактирование связей и генерацию соответствующих VHDL или Verilog описаний. HDL Designer Series 2002.1 обеспечивает следующие дополнительные возможности: - вставлять и удалять связи и распространять изменения по иерархии - изменение иерархии добавлением/удалением уровней - динамическое согласование между IBD и функциональной схемой - сворачивание и разворачивание строк и столбцов для удобства обозрения - переупорядочивание строк и столбцов с сипользованием drag'n'drop технологий Debug Detective работает совместно с ModelSim, используя графическое и табличное представление HDL-кода для улучшения отладки проекта, в том числе: - улучшенное распознавание автоматов состояний - конфигурируемое отображение значений на контактах - улучшенное управление симуляцией. HDL Designer Series включает : HDL Pilot - для управления проектом HDL Detective - для анализа и документирования проекта HDL Author - для текстового и графического редактирования и документирования Debug Detective - для отладки и анализа результатов симуляции в ModelSim Цена HDL Designer Series 2002.1 - от $2,000 за однопользовательскую лицензию. Он работает на Windows XP, Red Hat Linux 7.2 и HP-UX 11.11, Windows 98, NT и 2000, Solaris 7 и 8, HP-UX 11.00 и Red Hat Linux 6.2. Дополнительная информация : http://www.hdldesigner.com http://www.mentor.com ====================================================================== 15 апреля Отладчик Debussy фирмы Novas поддерживает новую версию Vera Testbench фирмы Synopsis ====================================================================== Интеграция позволяет отлаживать одновременно HDL-проекты и тесты на OpenVera. Debussy имеет интерфейсы со всеми стандартными логическими симуляторами. OpenVera - открытый язык верификации аппаратного обеспечения. Он позволяет описывать среду работы устройства, включая сложные протоколы и объекты данных, на высоком уровне абстракции. Это значительно увеличивает производительность, надежность и повторное использование кодов. Дополнительная информация : http://www.open-vera.com http://www.novas.com ====================================================================== 15 апреля Goodrich лицензировала ARM ====================================================================== Первым продуктом Goodrich будет 32-битная SOC система в 2002 году для авионики, новый процессор будет называться microRAD и будет получен добавлением к архитектуре ядра ARM свойств, уникальных для авионики. Дополнительная информация : http://www.goodrich.com ====================================================================== 15 апреля LSI Logic анонсирует G90 - SoC нового поколения ====================================================================== Основное достоинтсво - исполнение по технологии 90 нм вместо 130 нм. Новые чипы можно будет проектировать с помощью среды проектирования FlexStream, разработанной LSI Logic и включающей IP-компоненты, библиотеки, средства проектирования и т.д. Дополнительная информация : http://www.lsilogic.com ====================================================================== 15 апреля Xilinx анонсирует открытый протокол (Aurora) для масштабируемого последовательного интерфейса ====================================================================== Протокол Aurora будет продемонстрирован на Programmable World 2002 на базе Xilinx FPGA Virtex-II Pro. Цель - ускорить переход индустрии с параллельных к последовательным архитектурам межсоединений. Предполагемая скорость передачи - до 50 Гбит/сек. Говорит Chuck Byers (Bell Labs, Lucent Technologies): "Параллельные архитектуры ограничены по количеству контактов и скорости передачи, поэтому последовательные соединения становятся нормой". Aurora - первый протокол, обеспечивающий прозрачный интерфейс для верхних уровней и промышленных стандартных протоколов, таких как Ethernet и TCP/IP, позволяя любым пакетам данных быть инкапсулированными и пересланными между чипами, платами и устройствами. Aurora использует гигабитные последовательные технологии на физическом уровне и масштабируется от 622 Мбит/сек до 3.125 Гбит/сек на физический канал. Aurora может агрегировать от одного до 16 физических каналов в виртуальный канал (линк). 16-канальный линк обеспечивает передачу до 50 Гбит/сек. Такая масштабируемость позволяет протоколу Aurora оптимально поддерживать мириады приложений таких, как терабитные маршрутизаторы и свичи, HDTV системы, подсистемы памяти и т.д. Дополнительная информация : http://www.xilinx.com ====================================================================== 15 апреля Xilinx продает первый программируемый 10Gb Ethernet MAC ====================================================================== 1 и 10 Гб Ethetnet MAC IP-компоненты для Virtex-II Pro обеспечивают гибкость выбора соединений и будут представлены на Programmable World 2002. 10 GMAC соответствует спецификации IEEE P802.3ae Draft 4.1. 10 GMAC и 1 GMAC ядра входят в состав LogiCORE и продаются по лицензии SignOnce по цене $22,000 и $16,000 соответственно и достпуны для Virtex II. Кроме того, 1 GMAC может быть исполнен на Virtex-E и Spartanо-IIE. Необходимо ПО версии 4.1 или позже. Дополнительная информация : http://www.xilinx.com/pw2002 ====================================================================== 15 апреля Paxonet Communications использует VN-Cover от TransEDA ====================================================================== Paxonet - fabless компания, разрабатывающая устройства для оптических сетей следующих поколений. Говорит Pramod Phadke (Paxonet): "Использование продуктов TransEDA при разработке IP-компоненты 10 GMAC ускорила процесс верификации и улучшило его качество." Дополнительная информация : http://www.transeda.com ====================================================================== 16 апреля Magma и LogicVision интегрируют свои технологии разработки мультимиллионных чипов ====================================================================== 10 миллионо-вентильный, 200 Мгц, 0.13 мк проект был разделен для физического проектирования на несколько иерархических блоков. В каждый из них был включен встроенный блок самотестирования логики и памяти, разработанный LogicVision. Иерархическая архитектура микро-тестеров от LogicVision позволяет им сосуществовать с функциональной логикой в каждом блоке проекта, выделенном для физического проектирования, улучшая способность средств физического проектирования удовлетворить временные спецификации. Временные ограничения для функциональных и тестовых блоков обрабатываются одновременно в Blast Chip (Magma), что позволяет удовлетворить временные ограничения без дорогих итераций. Magama и LogicVision намерены полностью автоматизировать интерфейсы между своимим продуктами. Magma обеспечивает полный цикл проектирования от RTL до GDSII с помощью своих разработок Blast Fusion), Blast Chip, Blast Plan, Blast Noise, Diamond SI, базирующихся на собственной технологии FixedTiming. Дополнительная информация : http://www.logicvision.com http://www.magma-da.com ====================================================================== 16 апреля LSI Logic первой создала 266 Мгц ARM926EJ-S в 0.11мк технологии ====================================================================== Эта IP-компонента пополнила библиотеку CoreWare фирмы LSI Logic. В этой библиотеке уже было 200 Мгц ARM926EJ-S и 200 Мгц ARM946E-S, выполненные по технологии 0.18 мк, также ARM7TDMI-S, ARM966E-S и большой набор периферийных устройств, включая ARM AMBA, ARM PrimeCell. Дополнительная информация : http://www.lsilogic.com/products/microprocessors/index.html http://www.lsilogic.com ====================================================================== 16 апреля Virtual DACafe - первая виртуальная выставка средств EDA ====================================================================== Virtual DACafe прошла с 23 по 25 апреля 2002 года. Посетители смогут заходить туда до 7 июня 2002 года. Дополнительная информация : http://www.virtualdacafe.com http://www.accellera.org http://EDAToolsCafe.com http://EDAVision.com http://www.ibsystems.com ====================================================================== 17 апреля Ricoh использует LBISTArchitect фирмы Mentor Graphics ====================================================================== С помощью LBISTArchitect Ricoh разработала методологию проектирования SoC, которая исключает внешнехранимые тестовые воздействия, в результате возрастает скорость тестирования и улучшается качество проекта. Еще до использования LBISTArchitect для самотестирования логики Ricoh внедрила другие продукты от Mentor Graphics: MBISTArchitect для самотестирования памяти, DFT-Advisor для автоматического добавления цепей сканирования и FastScan для автоматической генерации тестов. LBISTArchitect опирается на запатентованные технологии BIST-Ready и MTPI(multiphase test point insertion). Дополнительная информация : http://www.ricoh.co.jp http://www.mentor.com ====================================================================== 17 апреля Agere Systems выпустила IC для разработчиков переносных мультимедийных устройств ====================================================================== Первой использует эти IC фирма DataPlay. Емкость такого устройства будет - до 500 Мб, чего достаточно для хранения 11 часов высококачественной MP3 музыки, сотни картинок высокого разрешения или дюжины электронных книг. DataPlay, Inc. основана в ноябре 1998 года для разработки устройств записи, хранения и распространения Internet-контента. Дополнительная информация : http://www.dataplay.com http://www.agere.com ====================================================================== 17 апреля Ixia, IKOS, IP Infusion и OSE Systems проведут серию совместных семинаров по проектированию телекоммуникационных систем ====================================================================== Семинары посвящены следующим вопросам: - средства от Ixia для анализа производительности сетей Ethernet - средства IP Infusion для ускорения цикла разработки с использованием COTS (Common off-the-shelf) для реализации протоколов - технология эмуляции от IKOS - платформа OSE Systems для разработки приложений реального времени (включая OSE RTOS). Тур по 10 городам (Dallas, San Jose, Ottawa, Boston, RTP, Helsinki, Munich, Tokyo, Seoul, Hsincchu) будет проходить с 16 апреля по 28 мая. Ixia распространяет мощные, распределенные мультипортовые генераторы трафика и анализаторы производительности сетей. IP Infusion, основанная в 1999 году, разрабатывает программное обеспечение для открытого взаимодействие компонент сетей независимо от технологий и платформ. OSE Systems разрабатывает RTOS для рынка телекоммуникаций. Среди пользователей продуктов OSE Systems: Ericsson, Lockheed Martin, Samsung, Agere Systems, Sony и Boeing. OSE Systems - это подразделение Enea Data. Дополнительная информация : http://www.ixiacom.com/seminars.php http://www.ixiacom.com http://www.ipinfusion.com http://www.ose.com ====================================================================== 17 апреля 9-ый IEEE/DATC Electronic Design Processes (EDP) Workshop состоится 21-23 апреля ====================================================================== EDP Workshop - форум для обсуждения проблем проектирования цифровых электронных систем. Основные тема в текущем году - взаимодействие между инструментами проектирования и разработчиками и средства поддержки такого взаимодействия. Руководитель Tera Systems прочтет пленарный доклад на этом форуме. Дополнительная информация : http://www.eda.org/edps/edp02 http://www.terasystems.com ====================================================================== 18 апреля Applied Microsystems выпустила PowerTAP для процессоров Motorola MPC8266, MPC8265, MPC8264 ====================================================================== PowerTAP - эмулятор/отладчик для процессоров семейства Power PC. PowerTAP делает ненужной работу с большим количеством книг или исходных текстов для дешифрации значений регистров процессоров и других отображенных на память компонент. В PowerTAP применена уникальная технология System Browser, которая объединила все необходимые сведения в один пакет и позволяет просматривать на битовом уровне назначение всех элементов памяти, имеется также возможность добавлять новые описания. PowerTAP и MWX-ICE (отладчик от Applied Microsystems) уникальные средства разработки, совместимые с широким набором компиляторов и хост-машин, поддерживается отладка программ в Cache, ROM и Flash. PowerTAP имеет встроенные тесты памяти и CPU, а также встроенный скриптовый язык для создания пользовательских встроенных тестов аппаратного обеспечения. Этот язык поддерживает операторы ANSI/C++, что позволяет создавать регрессионные тесты. PowerTAP обладает возможностью работать с целевой системой удаленно по сети Ethernet с максимальной скоростью. PowerTAP может эффективно взаимодействовать с CodeTEST - средой верификации, обеспечивающей сохранение трассы исполнения, анализ памяти и производительности, анализ покрытия исходного кода. Другие продукты от Applied - NetROM, CodeTAP, SuperTAP. Дополнительная информация : http://www.amc.com ====================================================================== 19 апреля Texas Instruments выпускает Innovator - новый Development Kit для беспроводных процессоров OMAP ====================================================================== Среди тех, кто уже использует процессоры OMAP: Nokia, Ericsson, Sony, NEC, LG Electronics, Matsushita, Fujitsu, Palm, Hewlett Packard, HTC, Sendo и многие другие. Дополнительная информация : http://www.ti.com ====================================================================== 22 апреля 39-я DAC дает возможность обучения ветеранам и новичкам ====================================================================== Впервые в программу конференции включены семинары для посетителей с неспециальной для EDA подготовкой. 9 июня - "Обучение функциональной верификации" Предназначен для студентов университетов 10 июня - "Введение в чипы и EDA" Предназначен для не-специалистов и бизнес-посетителей DAC. Цель - дать им общее представление и объяснить почему перспективно вкладывание средств в EDA-индустрию. 10 июня - "Interoperability Workshop" Предназначен для обсуждения проблем взаимодействия средств EDA и разработки соответствующих стандартов. Это уже 3-ий такой семинар. В прошлом году была сформирована Open Access Coalition и выдвинута модель стандартного API. 10 июня - "Женщины в EDA" Дополнительная информация : http://www.dac.com ====================================================================== 22 апреля LogicVision и Dolphin Technology - партнеры в создании встроенного тестирования ====================================================================== Они планируют вместе разработать интегрированную самотестирующуюся и самовосстанавливающуюся память. Dolphin Technology - ведущий провайдер IP компонент встроенной памяти и компиляторов памяти. LogicVision - разработывает IP-компоненты встроенного самотестирования. Дополнительная информация : http://www.dolphin-ic.com http://www.logicvision.com ====================================================================== 22 апреля Q-Star Test присоединилась к программе LogicVision Ready ====================================================================== Дополнительная информация : http://www.qstar.be http://www.logicvision.com ====================================================================== 22 апреля Tality распространяет базирующуюся на Java мультимедиа платформу, использующую "Set Top box" чипсеты от IBM ====================================================================== Tality портировала свою MHP (Multimedia Home Platform) на чипсет STB03xxx, базирующийся на процессоре Power PC. MHP 1.0.2 включает Software Development Kit (SDK), Porting Kit (PK) и множество примеров приложений, включая Enhanced Programming Guide (EPG), Email и PVR. SDK обеспечивает разработку приложений для Windows, Linux и VxWorks. Tality также интегрировала web-броузеры, e-mail клиенты игры и другие приложения. Семейство чипов STB03xxx включает MPEG-2 аудио/видео декодер, подсистему интерфейса с памятью, множество периферийных интерфейсов - и все это на одном кристалле вместе с процессором Power PC, работающим на частоте 162 Мгц, 16 кбит кеша инструкций и 8 кбт кеша данных. Дополнительная информация : http://www.chips.ibm.com http://www.tality.com ====================================================================== 22 апреля Tality выпускает IP-компоненту 10G MAC ====================================================================== Minspeed Technologies (подразделение Conexant Systems) лицензитровала 10G MAC (10 Gigabit Ethernet Media Access Control). Дополнительная информация : http://www.mindspeed.com http://www.tality.com ====================================================================== 22 апреля National Semiconductor выпускает гигабитный свич ====================================================================== DP83016 - 16-портовый гигабитый Ethertnet свич на чипе, способен обрабатывать 24 миллиона пакетов в секунду. Дополнительная информация : http://networks.national.com http://www.national.com ====================================================================== 22 апреля ICP Electronics лицензировала ядро ARM922T ====================================================================== ICP Electronics основана в 1997 году, заработала репутацию успешного "system design house". Дополнительная информация : http://www.arm.com ====================================================================== 22 апреля Obsidian Software - 80й член программы Verisity Verification Alliance, объявленной в апреле 2000 года ====================================================================== RAVEN, разработанный Obsidian Software, - средство верификации процессоров (в том числе MIPS32 и MIPS64). В рамках альянса разработано 26 верификационных компонент (eVCs). Каждая из eVC включает 3 интегрированных компоненты: генератор стимулов, мониторы и чекеры для обозревания выводов и проверки правил протоколов, отчеты о покрытии, отражающих функциональное покрытие сценариев. Список доступных eVC включает: AHB APB ARM v4T ISA CAN (Controller Area Network) 2.0B DS3 Ethernet FiberChannel Gigabit Ethernet GMII HDLC I2C PCI PCIX PowerPC RapidIO SDH SGMII SONET SPI 4 SPI 4.2 SPI-3 Link Layer UART USB Utopia Level 1 Utopia Level 2 Utopia Level 4 Список разрабатываемых верификационных компонент: CSIX Q2'02 InfiniBand Q2'02 XGMII Q2'02 Bluetooth Q3'02 Дополнительная информация : http://www.VerificationVault.com http://www.verisity.com ====================================================================== 22 апреля Sonics присоединилась к программе Verisity Pure IP ====================================================================== Теперь Sonics сможет разрабатывать свои IP-компоненты, используя Open Core Protocol (OCP). OCP - это конфигурируемый интерфейс, который включает все сигналы, требуемые для описания взаимодействия IP, в том числе потоки данных , управления, верификации и тестирования. Программа Verisity Pure IP упрощает разработку, распространение и интеграцию IP компонент. Она позволяет разработчикам IP-компонент верифицировать IP перед распространением, затем интегрировать и распространять свои знания в исполняемой форме посредством исполняемых верификационых пакетов. Дополнительная информация : http://www.sonicsinc.com http://www.verisity.com ====================================================================== 22 апреля Xilinx и EV Engineering распространяют среду ко-симуляции с Virtex II ====================================================================== EV Engineering (Emulation and Verification Engineering) - французская EDA фирма, основанная в 2000 году, специализирующаяся на создании продвинутых средств верификации и Xilinx предлагают семейство высокопроизводительных ко-симуляционных платформ ZeBu для проектирования систем на базе Virtex-II X2CV6000 FPGA. ZeBu был анонсирован на DATE 2002 и принят на оценку 5 ведущими электронными гигантами. Стартовая цена ZeBu ZV-6000 - $49,000. В октябре 2002 года предполагается ввод второй версии - ZeBu для Virtex XC2V8000. Virtex-II XC2V6000 FPGA - это самая большая FPGA от Xilinx. Она содержит 67,000 LUT (look-up tables), 67,000 регистров, 144 умножителя 18*18, 144*18 Кбит SRAM (всего вместе примерно 6 млн системных вентилей), может иметь до 1100 входных/выходных контактов. Xilinx ISE обеспечивает короткое время компиляции. Дополнительная информация : http://www.eve-team.com http://www.xilinx.com ====================================================================== 23 апреля Cadence и Ericsson заключили стратегическое соглашение ====================================================================== Ericsson лицензировала на много лет полный комплект средств автоматизации от Cadence. Дополнительная информация : http://www.cadence.com ====================================================================== 24 апреля UMC первой предлагает SuperH - микропроцессорное ядро ====================================================================== SuperH - независимый разработчик IP компонент, который разрабатывает и лицензирует 32-битные и 64-битные RISC-процессоры. SuperH основана в 2001 году по взаимному соглашению STMicroelectronics и Hitachi. SuperH SH-4 - 32битный процессор, работающий на частоте 200 Мгц, изготовлен по технологии 130Нм. Ранее спроектирован SuperH SH-5, ведутся разработки SH-6 и SH-7. Дополнительная информация : http://www.umc.com ====================================================================== 24 апреля Cypress MicroSystems добавила в свою PSoC IrDA модуль ====================================================================== IrDA (Infrared Data Association) модуль обеспечивает возможности беспроводного обмена данными с этой PSoC. Кроме IrDA на PSoC интегрированы 8-битный CPU, от 8 до 16 кбайт флеш-памяти, SRAM и программируемые массивы аналоговых и цифровых функций. Дополнительная информация : http://www.cypressmicro.com http://www.cypress.com ====================================================================== 25 апреля Sugar - язык формальных свойств от IBM, выбранный Accelera в качестве стандарта для разработок следующих поколений ====================================================================== Список компаний, утвердивших выбор, включает: 0-In Design Automation, Inc.; @HDL, Inc.; Cadence Design Systems, Inc.; Co-Design Automation, Inc.; Galileo Technology - a Marvell Company; IBM; Infineon Technologies; Mellanox Technologies, Ltd.; Mentor Graphics Corporation; NoBug Consulting; Novas Software, Inc.; Real Intent; Structured Design Verification Inc.; TNI-Valiosys; TransEDA PLC; Veritable Inc.; Verplex Systems Inc.; Zoran Corporation. Планируется разработать новое поколение средств верификации, библиотек и технологий, основываясь на этом языке. Sugar используется в IBM на протяжении 8 лет. Sugar - очень интуитивный язык, способный компактно описывать спецификации в широком диапазоне. Дополнительная информация : 0-In Design Automation, Inc.: www.0-In.com @HDL, Incorporated: www.atHDL.com Cadence Design Systems, Inc.: www.cadence.com Co-Design Automation, Inc.: www.co-design.com Galileo Technology - a Marvell Company: www.marvell.com IBM: www.ibm.com Infineon Technologies: www.infineon.com Mellanox Technologies, Ltd.: www.mellanox.com Mentor Graphics Corporation: www.mentor.com NoBug Consulting: www.nobugconsulting.com Novas Software, Inc.: www.novas.com Real Intent: www.realintent.com Structured Design Verification Inc. (SDV): www.sdvinc.com TNI-Valiosys: www.tni-valiosys.com TransEDA PLC: www.transeda.com Veritable Inc.: www.veritable.com Verplex Systems Inc.: www.verplex.com Zoran Corporation: www.zoran.com ====================================================================== 25 апреля Pragmatic C Software отозвала лицензию на Cver - цифровой Verilog симулятор - у фирмы Antrim Design Systems, которая использовала Cver в своем аналого- цифровом симуляторе Verilog-AMS ====================================================================== Говорит Steve Meyer (президент Pragmatic C Software Corporation): "Очень жаль, что все так закончилось, но сейчас мы хотели бы сфокусироваться на маркетинге только цифрового Cver - единственного полного цифрового симулятора стандарта P1364 Verilog, имеющего отладчик, подобный отладчикам для языков программирования и продаваемый с исходным текстом". Pragmatic C Software Corp. основана в 1991 году. Дополнительная информация : http://www.pragmatic-c.com ====================================================================== 25 апреля Cadence и Beijing организуют институт для обучения электронному проектированию ====================================================================== Этот институт станет совместным венчурным предприятием Cadence Design Systems, Inc. и Beijing Zhongguancun Software Education Co. Ltd. Институт предназначен для обучения "post-graduate-level" инженеров. Ожидается, что он начнет свою работу в октябре 2002 года и примет в этом году 300 студентов. Затем планируется ежегодно обучать 1,000 студентов в год в течение пяти лет. Китай демонстрирует потрясающий рост в электронной промышленности в последние годы. Cadence анонсировала намерение инвестировать 50 миллионов долларов в создание в Китае мощной сети центров исследований, разработок, поддержки пользователей и сервиса в электронном проектировании. Дополнительная информация : http://www.cadence.com ====================================================================== 26 апреля Выпуск 64-битного Fast Design Compiler для HP-UX планируется на июнь 2002 года ====================================================================== Портирование 32-битных приложений на 64-битные платформы обычно приводит к снижению производительности от 5% до 20% в связи с увеличением размера указателей и требованиям к памяти. Эта потеря в производительности - основная причина того, что пользователи средств EDA продолжают использовать 32-битные приложения. Инженеры Synopsys и Hewlett-Packard, используя PBO (Profile Based Optimization) оптимизировали Design Compiler 64bit HP-UX таким образом, что теперь он работает на 30% - 60% быстрее чем прежняя версия. В PBO C/C++ компилятор и линкер работают вместе, что бы оптимизировать приложение, основываясь на данных профилирования, полученных при выполнении приложением типичных функций на специальных наборах исходных данных. Оптимизации подвергаются: предсказание ветвлений, кросс-модульная оптимизация, inlining, так что бы лучше соответствовать кешу инструкций. Традиции компьютерной архитектуры (RISC и IA64) привели к разработке PBO практически всеми производителями компьютеров. Два типа приложений, для которых PBO приносит наибольшую пользу: 1) Приложения с низкой локальностью памяти инструкций. Обычно это огромные приложения, в которых наиболее используемые фрагменты распространены с множестве отдельно скомпилированных модулей. Циклы в таких приложениях содержат большое количество операторов и/или вызовов процедур. 2) Приложения с большим количеством операторов переходов. Операции, производимые такими приложениями, сильно зависят от входных данных. Менеджеры интерфейса с пользователем, менеджеры баз данных, редакторы и компиляторы - примеры таких приложений. PBO выполняется последовательностью следующих шагов: 1. Instrumentation - подготовка приложения к профилированию 2. Profiling - исполнение на специальных исходных данных и сбор данных профилирования 3. Optimization - генерация оптимимзированного кода на основе результатов профилирования