Новости SOC от Dacafe (http://www.dacafe.com), Октябрь 2001 года =================================================================== 1 октября Atmel вводит новый DK для флеш-МК 80c51 за $290 1 октября Atmel выпустила новый МК - AT90SC6432R 1 октября Atmel выпустила новый JTAG ICE 1 октября Altera присоединяется к AWG для разработки спецификации 3GIO 1 октября Altera продвигается на рынке DSP 1 октября Altera упрощает DSP-проектирование 1 октября Cypress и MorethanIP вместе создают IP компоненты для коммуникационных интерфейсов OC-48/STM-16 и OC-192/STM-64 1 октября Cypress выпускает CYNSE70128 - низкопотребляющий NSE 1 октября Synchronicity открывает WBT с помощью Vitalect 1 октября Mitsubishi выбрала IP Gear от Synchronicity 1 октября Philips Semiconductors первая разработала USB OTG прототип 1 октября Synopsys взаимодействует с разработчиками IP компонент для ускорения проектирования SoC 1 октября SandCraft лицензирует технологию Alcatel для создания высокопроизводительных чипов сетевой инфраструктуры 1 октября ITRI (Тайвань) лицензирует технологию конфигурируемых DSP фирмы Improv Systems для разработки однокристальных платформ для VoIP и MPEG4 2 октября Mentor Graphics проводит бесплатный технический семинар по методам проеткирования сложных FPGA 2 октября Averant выпускает новое поколение средств статической верификации VHDL и Verilog описаний проектов 3 октября Adelante Technologies и Mentor Graphics сотрудничают в разработке SOC-платформы для проектирования и верификации DSP систем 3 октября Mentor Graphics и ACE создают современную среду для разработки ПО для DSP приложений 3 октября Hitachi выбрала ModelSim для Verilog-симуляции 3 октября CAST объявляет о серии IP ядер для сжатия образов и видео 3 октября Synopsis становится членом программы ATAP фирмы ARM 4 октября Шесть ведущих разработчиков PDA выбрали процессор Intel StrongARM для следующих поколений своих продуктов 4 октября Toshiba Pocket PC e570 - новый PDA 4 октября Altera разработала IP компоненты контроллеров памяти для APEX II 8 октября SupportNet - Mentor Graphics расширяет WEB-сервис 8 октября IKOS Systems объявляет репликацию эмуляции для VStation 8 октября NEC Electronics анонсирует SoCLite - SOC-платформу на базе ARM7 8 октября Серия семинаров по верификации 10 октября LSI Logic лицензировала USB 2.0 от Innovative Semiconductors 11 октября Avalent Technologies выбирает DFT средства от SynTest 11 октября Бесплатное WEB-обучение FPGA проектированию 16 октября 2001-2002 Student Design Contest от Mentor Graphics 16 октября e.Digital и Actel совместно распространяют чип для цифровой записи/воспроизведения музыки и речи 17 октября Altera анонсирует EPP (Excalibur Partner Program) 17 октября Mentor Graphics улучшает HDL Designer Series 2001.5 поддержкой ведения проектной документации в HTML формате 17 октября ARM раскрывает технические детали PrimeXsys - расширяемой платформы для беспроводных приложений. 17 октября Flextronics и Cal Poly University разрабатывают новый образовательный WEB сайт 17 октября Бесплатные WEB-курсы обучения VHDL & Verilog 18 октября Siroyan выбирает Quickturn для эмуляции своих проектов 18 октября Eureka Technology присоединилась к MIPS Alliance Program 18 октября Esterel Technologies объявляет свою академическую программу 18 октября SandCraft выпустила самый производительный MIPS CPU 18 октября Lexra анонсирует LX5380 - первое ядро для проектов требующих и DSP и RISC одновременно 18 октября ARM анонсирует технические детали архитектуры следующего поколения ARMv6 18 октября Sun Microsystems анонсирует процессор UltraSPARC IIIi 22 октября IKOS анонсирует программу iSave: "Эмуляция без капитальных вложений" 22 октября IKOS продала много эмуляторов VStation-15M в NVIDIA 22 октября Chip Architect от Synopsis поддерживает иерархическое проектирование на IBM 22 октября e*ECAD анонсирует продвинутую функциональность сайта 23 октября Mentor Graphics лицензировала IP компоненту USB фирме Parthus Technologies 23 октября Mentor Graphics присоединяется к OSCI 23 октября Quartus II от Altera бесплатно доступен на WEB-сайте 23 октября Altera открывает новую программу партнерства AMPPS 23 октября ARM укрепляет свое лидерство в 32-битных ядрах CPU для смарт-карт и безопасных приложений 23 октября Atmel выпускает новый микроконтроллер для смарт-карт 24 октября Mentor Graphics включает свои IP компоненты в AMPP 25 октября Innoveda объявляет программу стратегичесого партнерства 25 октября Aldec и Synplicity расширяют сотрудничество 26 октября Aldec выпускает аппаратный ускоритель для VHDL/Verilog 26 октября Aldec распространяет динамически реконфигурируемый менеджер FPGA проекта 26 октября Redux Communications использует Xtreme фирмы Axis 27 октября ARC добавила Tality к сети своих центров проектирования 27 октября Toshiba анонсировала технические детали MPEG4 декодера 29 октября Resonext Communications лицензировала ядро ARM922T 29 октября Hitachi купила много лицензий Debussy для отладки проектов 30 октября Atmel выпустила микросхему 4 Мбит конфигурационной памяти 30 октября ATI поддержала своей RTOS процессор Nios (Altera) =================================================================== 1 октября Atmel вводит новый DK для флеш-МК 80c51 за $290 =================================================================== DK (Development Kit) включает внутрисхемный эмулятор (для семейства МК T89C51Rx2) поддерживающий внутрисхемное программирование. Это позволяет загружать и обновлять программы не вынимая чип из схемы. ПО включает высокоуровневый отладчик, который может непосредственно взаимодействовть с С-компилятором mVision2 от Keil Software. Этот продукт разрабатывался совместно с Ceibo - ведущим поставщиком средств разработки. Дополнительная информация : http://www.atmel-wm.com/flashkit.htm =================================================================== 1 октября Atmel выпустила новый МК - AT90SC6432R =================================================================== Основные достоинства - низкая цена при высокой производительности и большом объеме доступной памяти. AT90SC6432R имеет 64КБайт масочной ROM, 32 КБайт EEPROM и 2КБайт RAM. AT90SC6432R намного дешевле, чем основанные на флеш-технологии микроконтроллеры AT90SC3232 and AT90SC6464C. Дополнительная информация : http://www.atmel.com =================================================================== 1 октября Atmel выпустила новый JTAG ICE =================================================================== JTAG ICE (In-Circuit Emulator) представляет революционно-новый подход к отладке 8-битных МК, ранее применимый только к 32-битным CPU. Этот JTAG ICE предназначен для отладки систем на базе megaAVR на частоте от 16 КГц до 16 МГц и обеспечивает внутрисхемное программирование. Цена JTAG ICE существенно сокращена за счет переноса SRAM и схем эмуляции непосредственно на чип. JTAG ICE обеспечивает эмуляцию в реальном времени, в то время как МК функционирует в целевой системе. ODP (on-chip debug protocol) дает пользователю полный контроль за внутренними ресурсами megaAVR. Программную поддержку JTAG ICE обеспечивает AVR Studio. Цена JTAG ICE - $299. Дополнительная информация : http://www.atmel.com/atmel/acrobat/doc2475.pdf http://www.atmel.com/atmel/acrobat/doc2489.pdf =================================================================== 1 октября Altera присоединяется к AWG для разработки спецификации 3GIO =================================================================== AWG (Arapahoe Work Group) уже включает Compaq, Dell, IBM, Intel, и Microsoft. 3GIO - открытая архитектура ввода/вывода третьего поколения - обеспечит более высокоскоростное и более надежное последовательное соединение компонент внутри системы и при этом останется совместимой с существующей программистской моделью PCI. Текущее состояние спецификации может быть найдено на сайте PCI-SIG Дополнительная информация : http://www.pcisig.com =================================================================== 1 октября Altera продвигается на рынке DSP =================================================================== Altera предложила более 60 параметризованных IP компонент для DSP. Altera завязала партнерские отношения с MathWorks, в результате чего появился DSP Builder - интерфейс между Simulink (средства симуляции DSP-проектов на системном уровне) от MathWorks и Quartus II (для разработки ПЛИС) от Altera. Дополнительная информация : http://www.altera.com/corporate/press_box/psb-index.html =================================================================== 1 октября Altera упрощает DSP-проектирование =================================================================== DSP Builder, выпущенный Altera, интегрирует Simulink (MathWorks) и Quartus (Altera). DSP-инженеры могут разрабатывать алгоритмы в MATLAB, симулировать и отлаживать в Sumulink, а затем портировать их автоматически в HDL-тексты и тесты. Кроме того, DSP-инженеры могут использовать различные IP-компоненты, поставляемые с DSP Builder для включения их в Sumulink-модели, в том числе: арифметические функции и функции памяти, FEC (forward error correction), функции фильтрации и модуляции. Цена DSP Builder - от $1,995. 30-дневную полнофункциональную версию IP Builder можно загрузить с сайта бесплатно. Дополнительная информация : http://www.altera.com/IPmegastore http://www.mathworks.com =================================================================== 1 октября Cypress и MorethanIP вместе создают IP компоненты для коммуникационных интерфейсов OC-48/STM-16 и OC-192/STM-64 =================================================================== Созданные MorethanIP (Мюнхен, Германия) IP компоненты оптимизируются для CPLD Delta39K фирмы Cypress и включаются в программу IP Oasis. IP-компоненты доступны и как net-листы, и как исходные RTL-тексты. Такие компоненты смогут найти широкое применение в NSEs (network search engines), DSEs (datapath switching elements), и сетевых сопроцессорах. IP-компоненты от MorethanIP будут доступны в 4-ом квартале 2001 года по цене от $12,000 для нет-листов и $18,000 для VHDL-исходников. MorethanIP была основана в 1999 году как GmbH (ltd.) как сервисная служба по проектированию систем и разработке IP-компонент, специализирующаяся на высокоскоростных коммуникацих и DSP - технологиях. Портал программы IP Oasis позволяет пользователям оценить IP и перенаправляет посетителей на сайты производителей IP-компонент для лицензирования и загрузки. Дополнительная информация : http://www.morethanip.com http://www.cypress.com/pld/ipoasis http://www.cypress.com/pld http://www.cypress.com/psi http://www.cypress.com =================================================================== 1 октября Cypress выпускает CYNSE70128 - низкопотребляющий NSE =================================================================== CYNSE70128 - 128К NSE (Network Search Engine) от Cypress имеет напряжение питания 1.5в/1.8в и может осуществлять до 100 миллионов поисков в секунду. CYNSE70128 может взаимодействовать с устройствами, которые имеют напряжение питания 3.3в, 2.5в, 1.8в. Цена CYNSE70128 - $129 в партиях от 10,000. Для ускорения разработок Cypress предлагает RDK (reference design kit) CYNSE-DEVKIT01, который обеспечивает симуляцию и диагностику разрабатываемых систем. Все NSEs (32К, 64К, 128К) от Cypress могут взаимодействовать со всеми сетевыми процессорами через сетевой сопроцессор CYNCP80192. Сетевой сопроцессор ускоряет обработку пакетов, снимая эту задачу с сетевого процессора и упрощая управление данными. В настоящее время разрабатывается 256K NSE. Дополнительная информация : http://www.cypress.com =================================================================== 1 октября Synchronicity открывает WBT с помощью Vitalect =================================================================== Эти обучающие Internet-курсы (WBT-Web-Based Training) посвящены продуктам DesignSync и ProjectSync. DesignSync и ProjectSync обеспечивают эффективное управление данными, методы параллельной разработки, и взаимодействия распределенных команд. Vitalect, основанная в 1997 году, поставляет систему управления содержанием обучения, то есть, инструментальную систему дистанционного обучения, основанную на Интернет-технологиях. Дополнительная информация : http://www.synchronicity.com/Services/Training/wbt/wbt.html http://www.vitalect.com =================================================================== 1 октября Mitsubishi выбрала IP Gear от Synchronicity =================================================================== - для обеспечения повторного использования разработанных внутри Mitsubishi IP компонент. - по мнению руководителей и специалистов Mitsubishi, IP Gear от Synchronicity является де-факто стандартом в промышленности. Дополнительная информация : http://www.mitsubishielectric.com http://www.synchronicity.com =================================================================== 1 октября Philips Semiconductors первая разработала USB OTG прототип =================================================================== Спецификация USB OTG (Universal Serial Bus On-The-Go) разработана Implementers Forum для того, что бы периферийные USB устройства могли непосредственно соединяться, что бы выполнять функции, которые ранее требовали наличие USB host. Например, пользователи получат возможность печатать картинку непосредственно с цифровой камеры на принтер, или передавать песни непосредственно между MP3 плейерами. Рабочая группа USB On-The-Go начала создавать эти спецификации с июля 2000 года. Последняя версия спецификаций, объвленная 5-го сентября, определяет устройства с двойной ролью (периферийное/хост). Однажды объединеннные, такие дуальные устройства могут обмениваться ролями (периферийное/хост) используя специальный протокол HNP (Host Negotiation Protocol). Дополнительная информация : http://www.semiconductors.philips.com =================================================================== 1 октября Synopsys взаимодействует с разработчиками IP компонент для ускорения проектирования SoC =================================================================== IP компоненты микропроцессоров от Infenion(C166S), MIPS Technologies (MIPS32 4KE) и NEC(v850) будут добавлены в библиотеку IP компонент DesignWare. Эти ядра бесшовно интегрируются в системы, основанные на шине AMBA. Пользователи DesignWare получат симулирующие модели, среды верификации, тесты и синтезируемые RTL-описания процессоров. В настоящее время библиотекой IP компонент DesignWare пользуются более чем 25000 разработчиков. Она содержит более 140 технологически независимых IP компонент, а также компоненты верификации включая BFM (Bus-Functional Models), BIM (Bus Interface Models) и 18,500 верификационных моделей плюс MemPro для генерации моделей памяти. По прогнозам Gartner, к 2005 году более 80% SoC будут состоять из ранее спроектированных IP компонент. Микропроцессорные IP компоненты достпуны с четвертого квартала 2001 года. AMBA шина будет доступна с первого квартала 2002 года. Лицензионная годичная подписка на DesignWare стоит $25,740. Дополнительная информация : http://www.synopsys.com/designware http://www.mips.com http://www.nec.com http://www.necel.com =================================================================== 1 октября SandCraft лицензирует технологию Alcatel для создания высокопроизводительных чипов сетевой инфраструктуры =================================================================== SandCraft разрабатывает и распространяет продвинутые суперскалярные микропроцессорные решения для высокопроизводитльного сетевого оборудования базирующиеся на архитектуре MIPS в том числе для роутеров, свичей и т.д. Alcatel строит сети следующего поколения интегрирующие распространение голоса и данных по всему миру. Alcatel работает более чем в 130 странах. Речь идет о разработанной Alcatel технологии Gigabit Ethernet. Соответствующие IP ядра MAC в виде Verilog текстов лицензированы уже такими компаниями как Philips Semiconductor, Mitel Corporation, Nortel, NEC Electronics, Broadcom и Lucent. Дополнительная информация : http://www.sandcraft.com http://www.alcatel.com http://www2.ind.alcatel.com/prod_sol/internetworking/emac/index.cfm =================================================================== 1 октября ITRI (Тайвань) лицензирует технологию конфигурируемых DSP фирмы Improv Systems для разработки однокристальных платформ для VoIP и MPEG4 =================================================================== ITRI (Industrial Technology Research Institute) предполагает интегрировать DSP-технологии от Improv с RISC-процессорами (ARM или MIPS) на одном чипе. Одна из целей ITRI - разработка SoC платформы для пакетной передачи голоса с помощью средств Acappella от Improv. Другая цель - создание платформы для пакетной передачи MPEG-4 видео. Дополнительная информация : http://www.improvsys.com =================================================================== 2 октября Mentor Graphics проводит бесплатный технический семинар по методам проеткирования сложных FPGA =================================================================== Семинар проводится совместно с пятью ведущими производителями ПЛИС: Actel, Altera, Atmel, Lattice и Xilinx. Основные темы семинара: - создание, визуализация и повторное использование проектов - симуляция и анализ - синтез, размещение и трассировка - управление и документирование проектов - FPGA на плате - будущее - SOC на ПЛИС С 16 по 25 октября семинар прошел в 4-х городах: Ирвин, Сан Хосе, Даллас, Raleigh. Дополнительная информация : http://www.mentor.com/fpgadesign =================================================================== 2 октября Averant выпускает новое поколение средств статической верификации VHDL и Verilog описаний проектов =================================================================== Solidify 2.5 включает - пользовательские автоматические проверки - отладку исходных текстов - иерархическую верификацию - автоматическую генерацию ограничений - повторное и совместное использование свойств - втсроивание свойств и меток в HDL-код - библиотеку встроенных проверок, в том числе ошибки связей, мертвые состояния и занчения, измениея содержимого на шинах, проблемы вкючения выключения, обнаружение мертвого кода и др. Все проверки написаны на Tcl и используют новый интерфейс Solidify со своми базами данных. Фирма Averant основана в 1997 году. Дополнительная информация : http://www.averant.com =================================================================== 3 октября Adelante Technologies и Mentor Graphics сотрудничают в разработке SOC-платформы для проектирования и верификации DSP систем =================================================================== Adelante Technologies была основана в июне 2001 года как результат слияния DSP подразделения Philips Semiconductors и Frontier Design. Adelante Technologies предлагагет полные решения для цифровой обработки сигналов на SOC, основываясь на семестве лицензируемых и открытых ядер DSP. По соглашению эти возможности будут включены в распространяемый Mentor пакет Platform Express. Интегрированный продукт будет доступен в первой половине 2002 года. Platform Express объявлен в августе 2001 года. Используя Platform Express, инженер может просматривать библиотеку процесоров, памятей и периферийных устройств и компоновать из них с помощью графического редактора свою схему. Соединения могут устанавливаться и автоматически между компонентами взаимодействующими по стандартной шине AMA или VCI. Дополнительная информация : http://www.adelantetech.com =================================================================== 3 октября Mentor Graphics и ACE создают современную среду для разработки ПО для DSP приложений =================================================================== ACE (Associated Compiler Experts) присоединилась к программе CTP (Certified Technology Provider) фирмы Mentor Graphics, объявленной в сентябре 2001 года и включающей Sankhya Technologies, TekSci,Inc. и PEP Modular. Как член CTP, ACE предложит свою среду разработки средств компиляции CoSy членам программы ETAP (Embedded Technology Adoption Program). Это позволит соответствующим компаниям генерировать компиляторы высокого качества для использования со своими встроенными процессорами и процессорами цифровой обработки сигналов. Интеграция компляторов CoSy со средой отладки XRAY фирмы Mentor Graphics обеспечит членам ETAP мощную среду разработки ПО. ACE уже обеспечивала своим технологиями компиляции таких членов ETAP как Siroyan и Philips Semiconductors. Дополнительная информация : http://www.mentor.com =================================================================== 3 октября Hitachi выбрала ModelSim для Verilog-симуляции =================================================================== Основные аргументы: поддержка VHDL/Verilog и смешанной симуляции, высокая скорость симуляции, возможность симулировать большие (на миллионы вентилей) проекты. В мире сейчас более 90,000 лицензированных пользователей ModelSim. Дополнительная информация : http://www.model.com http://www.mentor.com =================================================================== 3 октября CAST объявляет о серии IP ядер для сжатия образов и видео =================================================================== Эти ядра поставлены новым партнером фирмы CAST - фирмой Alma Technologies, (Афины, Греция), Alma Technologies - это новая фирма сфокусированная на разработке IP компонент для мультимедиа, крипографии и ЦОС. Среди шести основателей фирмы 3 имеют степени Ph.D, а другие 3 - M.Sc.. Созданные IP компоненты они продают через CAST. Кроме того, они обеспечивают проектирование по заказу для множества компаний. Alma Technologies Nikos D. Zervas, zervas@alma-tech.com Marathonos Av.2, Pikermi, Attika, GR 19005 Greece Tel: +30 1 6039850 info@alma-tech.com Fax: +30 1 6039850 www.alma-tech.com Разработанные IP компоненты включают DCT (Discrete Cosine Transform) и DWT (Discrete Wavelet Transform). Последнее обеспечивает более эффективное сжатие информации. Сейчас разрабатывается целая серия IP компонент, в том числе полное JPEG2000 ядро, выпуск которого планируется на середину 2002 года. IP компонента RC_2DDWT выполняет 2D прямое и обратное вэйвлет- преобразование, используя фильтры 5/3 и 9/7. Поэтому, они подходят для вэйвлет-преобразований образов и видео в стандартах JPEG2000 и MPEG4. Компонента базируется на вычислительной архитектуре "row-column". По мнению компании - это единственная коммерческая IP компонента для 2D-DWT. 97FG - это не IP компонента непосредственно, а генератор необходимого оптимизированного синтезируемого VHDL кода, для разработки банков фильтров для 9/7 DWT. В качесвте исходных данных генератор получает: - тип фильтра (прямой или обратный) - ширину в битах входных данных - множество коеффициентов фильтра - количество стадий конвейера. Ядро DCT_FI выполняет прямое и инверсное преобразование косинусов, используя блоки пикселов 8*8 или 16*16. Оно оптимизировано под высокую производительность при минимальных аппаратных затратах. Например, оно работает на частоте 70 Мгц в Xilinx FPGA Virtex-6. И может быть включено в устройства выполняющие компрессию/декомпрессию по стандартам JPEG, MPEG1, MPEG2, MPEG4, H.261, H.263. Contact: CAST, Inc. PDL Communications Hal Barbour Paul Lindemann 201/391-8300 603/434-3534 hal@cast-inc.com paul@pdlcomm.com Дополнительная информация : http://www.alma-tech.com http://www.cast-inc.com =================================================================== 3 октября Synopsis становится членом программы ATAP фирмы ARM =================================================================== В настоящее время в программе ATAP 15 парнеров, с общим ресурсом более 2000 инженеров, способных выполнять SoC- проекты на базе процессоров ARM. Что бы стать членом программы ATAP, необходимо пройти строгий процесс квалификации, включающий аудит потока проектирования, обучение созданию проектов на базе ARM процессоров, и с помощью соответсвующих инструментов, обучение применению периферийных устройств с помощью шины AMBA. Synopsys Professional Services успешно прошла все испытания. Дополнительная информация : http://www.arm.com http://www.synopsys.com =================================================================== 4 октября Шесть ведущих разработчиков PDA выбрали процессор Intel StrongARM для следующих поколений своих продуктов =================================================================== Compaq Corporation, Hewlett-Packard Company и Symbol Technologies продолжат свои существующие отношения с Intel. Casio Computer Co., Ltd., NEC Corporation, и Toshiba Corporation впервые выбрали процессоры Intel StrongARM. Все шесть объявили также о своем намерении использовать память Intel StrataFlash для хранения и приложений, и операционных систем в своих новых продуктах. Такое решение обеспечивает баланс производительности и энергозатрат, приемлемый для просмотра образов, видео и аудио- записи и воспроизведения, распознавания речи и рукописного текста, а также для бизнес-приложений, таких как управление персональной информацией, текстовые процессоры и электронные таблицы. Дополнительная информация : http://www.intel.com/pressroom =================================================================== 4 октября Toshiba Pocket PC e570 - новый PDA =================================================================== Время работы без подзарядки - 8 часов. Предустановлена ОС - Microsoft Pocket PC 2002. Можно использовать TSC (Terminal Services Client), что бы удаленно пользоваться такими приложениями как Microsoft Pocket Word, Excel, Outlook, Internet Explorer, MSN Messenger и Microsoft Reader 2.0. Могут быть использованы и внутрифирменные продукты. e750 базируется на процессоре Intel StrongARM, работающем на частоте 206 Мгц. Цена - $569 с ноября 2001 года. Дополнительная информация : http://www.pda.toshiba.com http://www.shoptoshiba.com =================================================================== 4 октября Altera разработала IP компоненты контроллеров памяти для APEX II =================================================================== APEX II может обеспечить интерфейс к 200 MHz ZBT SRAM и 167 MHz DDR SDRAM. Соответсвующие IP компоненты можно бесплатно загрузить с: http://www.altera.com/support/examples/verilog/verilog.html. Дополнительная информация : http://www.altera.com/products/devices/apex2/ap2-index.html http://www.altera.com/ipmegastore =================================================================== 8 октября NEC и MIPS Technologies объявили о поддержке операционной системой Windows CE 64-битных процессоров =================================================================== Beta 2 версия ОС Windows CE "Talisker", выпущенная 13 августа 2001 года работает на 64-битных MIPS - процессорах. Семейство VR фирмы NEC включает 3 64-битных процессора - VR5432, VR5000 и VR5500. VR5500 обеспечивает 600 Dhrystone 2.1 MIPS на частоте 300 MHz. MIPS Technologies начала разрабатывать свою 64-битную архитектуру более чем 10 лет назад, базируясь на RISC архитектуре MIPS, разработанной John Hennessy (ныне президент Стэнфордского университета). Сегодня MIPS Technologies - единственная компания, которая открыто лицензирует 64-битные синтезируемые ядра микропроцессоров, базирующиеся на этой архитектуре. Более 12 ведущих компаний, включая NEC, Toshiba, Broadcom, PMC-Sierra, IDT и LSI Logic успешно внедряют MIPS ядра в свои разработки. Архитектура MIPS позволяет исполнять как 32- так и 64-битные коды на 64-битном процессоре без перекомпиляции. Дополнительная информация : http://www.nec.co.jp/3g-mobile http://www.necel.com http://www.mips.com =================================================================== 8 октября SupportNet - Mentor Graphics расширяет WEB-сервис =================================================================== Дополнительная информация : http://www.mentor.com/supportnet =================================================================== 8 октября IKOS Systems объявляет репликацию эмуляции для VStation =================================================================== VStation-5Mx Replicate Station умножает мощь эмуляции за счет параллельных методологий верификации. Пользователи могут создать столько репликаций, сколько им нужно для максимальной производительности. IKOS намерена обеспечить репликацию для VStation-15M в начале 2002 года. Возможно совместно моделировать высокоуровневые представления на рабочей станции и проект на VStation, передавая между ними информацию с помощью специального высокоскоростного интерфейса. Дополнительная информация : http://www.ikos.com =================================================================== 8 октября NEC Electronics анонсирует SoCLite - SOC-платформу на базе ARM7 =================================================================== Платформа SocLite кроме CPU ARM7 включает 190,000 логических вентилей, периферийные устройства и память, объединенные по интерфейсу AMBA, все это верифицировано и протестировано. SocLite эффективно применять при выпуске продукции сериями от 30,000 до 200,000 штук в год. Для ускорения разработки NEC Electronics предлагает плату разработки, которая содержит SoCLite ASIC с микроконтролером ARM7 и прямой интерфейс к FPGA. Это позволяет разработчикам использовать доступные средства прототипирования в кремнии вместо симуляции. FPGA может быть перепрограммирована под управлением пользователя. Специальные коннекторы позволяют соединиться с любыми сигналами платформы SoCLite, что бы полностью прототипировать приложение. Плата разработки работает со стандартными средствами разработки от ARM. Цена - $17.50 за один чип, при покупке партиями по 30К штук. Плата разработки стоит $5,050. Дополнительная информация : http://www.necel.com =================================================================== 8 октября Серия семинаров по верификации =================================================================== Организована компаниями: Axis Systems; Co-Design Automation; Denali Software; Forte Design Systems; Novas Software; Sun Microsystems; Verplex Systems. Темы включают: - Продвинутые технологии симуляции и эмуляции (Axis Systems) - Методологии общей верификации системы (Co-Design Automation) - Использование памяти для верификации (Denali Software) - Конфиденциальность сегодня, масштабируемость завтра (Forte Design Systems) - Методология сокращения вдвое времени отладки (Novas Software) - Серверные стратегии конфиденциальности верификации (Sun Microsystems) - Формальная верификация физического проекта (Verplex Systems) Дополнительная информация : http://www.verify2001.com ========================================================================== 10 октября LSI Logic лицензировала USB 2.0 от Innovative Semiconductors ========================================================================== Соответствующий IP компонент SL205 будет интегрирован в IP библиотеку CoreWare фирмы LSI Logic. Innovative Semiconductors, Inc., основанная в 1992 году, разрабатывает синтезируемые RTL компоненты для видео и телекоммуникационных приложений. ISI - член таких организаций как 1394 Trade Association, VESA, VSI и Rapid. RTL-компоненты, разработанные ISI, использовали такие фирмы как 3Dfx, Conexant, Evans & Sutherland, IBM, iCompression, Infineon, NASA (JPL), Nvidia, LSI Logic, Oki, Micron Technology, S3, ST-Microelectronics, Samsung и Trident. Дополнительная информация : http://www.isi96.com http://www.lsilogic.com =================================================================== 11 октября Avalent Technologies выбирает DFT средства от SynTest =================================================================== Avalent Technologies,Inc. занимается проектированием ASIC для передачи мультимедиа информации и беспроводных приложений. SynTest Technologies, Inc., разрабатывает средства DFT, граничного сканирования, ATPG и симуляции неисправностей. Выбранные Avalent продукты - Turbo-Scan-ATPG и TurboBIST-Memory. По оценкам Avalent при применении данных средств тест-вектора могут быть сокращены на 60% при этом будет обеспечиваться покрытие 98%. Дополнительная информация : http://www.avalent.com http://www.syntest.com =================================================================== 11 октября Бесплатное WEB-обучение FPGA проектированию =================================================================== Aldec обеспечивает интерактивное обучение разработчиков FPGA языку VHDL и работе в Active-HDL. Сейчас на сайте имеется 7 курсов: - методология разработки снизу-вверх - методология разработки сверху-вниз - управление проектом - отладка - симуляция - тесты - покрытие кода Дополнительная информация : http://www.aldec.com =================================================================== 16 октября 2001-2002 Student Design Contest от Mentor Graphics =================================================================== Через свою Higher Education Program, Mentor Graphics предложила более чем 550 колледжам и университетам приобрести коммерческое ПО для проведения учебной работы и научных исследований в области EDA. Конкурс для студентов проводится совместно Mentor Graphics и Sun Microsystems в четырех категориях: PCB проект, аналоговый проект, HDL проект и SOC-проект. Победители определяются среди участников Higher Education Programs. Победители в каждой категории получают по $2000, гран-при - $5000. Проекты принимаются до 31 мая 2002 года, победители будут объявлены в августе 2002 года. Дополнительная информация : http://www.mentor.com/partners/hep/designcontest.html Mentor Graphics Melissa Moran, 503/685-1729 melissa_moran@mentor.com or Benjamin Group Liese Piggott, 408/559-6090 liese_piggott@mentor.com =================================================================== 16 октября e.Digital и Actel совместно распространяют чип для цифровой записи/воспроизведения музыки и речи =================================================================== e.Digital разрабатывает самые разнообразные цифровые устройства, плейеры, рекордеры, e-книги, видеоигры, цифровые камеры и т.д. Дополнительная информация : http://www.edig.com http://www.actel.com =================================================================== 17 октября Altera анонсирует EPP (Excalibur Partner Program) =================================================================== EPP призвана обеспечить разработчикам доступ ко всем средствам разработки систем на базе платформы Excalibur (включает ARM-процессор или Nios-процессор) от разных поставщиков, включая компиляторы, отладчики, RTOS. В основатели EPP помимо Altera входят: Agilent Technologies с их средствами трассировки, Mentor Graphics с отладчиком XRAY, Red Hat с ОС Linux для Excalibur/ARM, Embedded Performance Inc., Beach Solutions и Lauterbach. Дополнительная информация : http://www.altera.com ====================================================================== 17 октября Mentor Graphics улучшает HDL Designer Series 2001.5 поддержкой ведения проектной документации в HTML формате ====================================================================== Поскольку все больше и больше команд разработчиков взаимодействуют через Internet, то совместное использование документации становится критичным элементом в процессе проектирования. Кроме того, HDL Designer Series 2001.5 включает поддержку C/C++. HDL Designer Series включает : HDL Pilot - для управления проектом HDL Detective - для анализа и документирования проекта HDL Author - для текстового и графического ввода и документирования В дополнение HDL Designer поддерживает все популярные средства симуляции и синтеза. HDL Designer Series 2001.5 продается по цене от $40,000 за бессрочную лицензию на одну машину. Дополнительная информация : http://www.hdldesigner.com http://www.mentor.com. ====================================================================== 17 октября ARM раскрывает технические детали PrimeXsys - расширяемой платформы для беспроводных приложений. ====================================================================== Первоначально платформа PrimeXsys была анонсирована на Embedded Systems Conference в Бостоне, в сентябре 2001. Комплект поставки включает RTL, симуляционные модели, средства разработки, микропрограммное обеспечение, портированные ОС, средства и методологии верификации. Стратегия в разработке платформы PrimeXsys заключалась в поддержке совместимости с как можно большим числом операционных систем и дополнение существующих систем, таких как OMAP от TI, MSP 1000 от Qualcomm и PCA от Intel. Платформа PrimeXsys базируется на ядре ARM926EJ-S, включает сопроцессор ARM Move, периферийные устройства PrimeCell, шину AHB. осуществлено портирование большого числа ОС на эту платформу, в том числе Linux, Palm OS, Symbian OS и Windows CE. Платформа PrimeXsys уже лицензирована ST Microelectronics. Дополнительная информация : http://www.arm.com ====================================================================== 17 октября Flextronics и Cal Poly University разрабатывают новый образовательный WEB сайт ====================================================================== Цель этого сайта - обеспечить студентов и профессионалов необходимой информацией в области проектирования и производства электронных устройств. Дополнительная информация : http://www.flextech101.com http://www.calpoly.edu http://www.flextronics.com ================================================================= 17 октября Бесплатные WEB-курсы обучения VHDL & Verilog ================================================================= Aldec открыла таковые у себя на сайте. Курсы включают серию вопросов и ответов для тестирования знания языков инженерами. Имеется полное описание языка и более 750 примеров HDL конструкций. Обучение проходит от логических функций до схем и HDL описаний. Указывается, как VHDL и Verilog могут существенно сократить сроки разработки. Дополнительная информация : http://www.aldec.com ==================================================================== 18 октября Siroyan выбирает Quickturn для эмуляции своих проектов ==================================================================== Siroyan начала свою программу OneDSP в июне 1999 года, став первым поставщиком IP компоненты DSP. Уникальная архитектура OneDSP объединяет масштабируемую высокопроизводительную DSP-обработку с RISC функциональностью и элементами управления памяти на одном чипе. В марте 2001 года Siroyan выбрала MercuryPlus для интеграции со своими средствами разработки, об успешном завершении которой теперь объявлено. Дополнительная информация : http://www.siroyan.com http://www.quickturn.com http://www.cadence.com ====================================================================== 18 октября Eureka Technology присоединилась к MIPS Alliance Program ====================================================================== MIPS Alliance Program (MAP) обеспечивает ее членов технической и маркетинговой помощью как через Internet, так и с помощью традиционной деятельности. Члены MAP - это поставщики готовых решений для систем на базе MIPS процессоров. Eureka Technology, основанная в 1993 году - это ведущий поставщик IP компонент для ASIC и FPGA инженеров, в том числе логические и периферийные функции для систем на базе шин PCI и различных CPU, включая MIPS32 и MIPS64. Новые IP компоненты от Eureka Technology поддерживают интерфейс MIPS EC и включают SysAD CPU bus slave, PCI bridge, SDRAM контроллер и системный контроллер, которые могут размещаться на одном чипе с MIPS процессором. Все эти компоненты поставляются в виде VHDL или Verilog или нет-листов, в формате, поддерживаемом большинством популярных FPGA и PLD. Дополнительная информация : http://www.eurekatech.com =================================================================== 18 октября Esterel Technologies объявляет свою академическую программу =================================================================== Esterel Technologies обеспечивает архитекторов электронных систем и разработчиков программного обеспечения встроенных систем методологией и средствами разработки от ранних стадий сокращая общую стоимость разработки и верификации проекта. Esterel Studio использует графическую нотацию SyncCharts и текстовый язык Esterel для спецификации поведения системы и ее управлением и позволяет специфицировать, симулировать, тестировать и генерировать встроенный корректный код. ETAP (Esterel Technologies Academic Program) обеспечивает университеты бесплатным доступом к своей ведущей разработке - Esterel Studio, обеспечивая возможность параллельной работы до 20 пользователей в локальной сети. В дополнение к ПО поставляется CD-ROM содержащий материал, обучающий работе с Esterel Studio, демонстрации и техническую документацию. Предполагается своевременное обновление предоставленных материалов. К программе ETAP уже присоединились - University of Sheffield in the United Kingdom, - Indian Institute of Technology in India, - University of Karlsruhe in Germany, - Budapest University of Technology and Economics in Hungary, - ESSI in France - Ecole dТIngщnieurs de Genшve in Switzerland. Дополнительная информация : http://www.esterel-technologies.com/corporate/academic_program.htm http://www.esterel-technologies.com Florence Arrufat Academic Program Manager Tel 00 33 492 02 54 50 Esterel Technologies E-mail: florence.arrufat@esterel-technologies.com =================================================================== 18 октября SandCraft выпустила самый производительный MIPS CPU =================================================================== SandCraft, основанная в июне 1996 года, разрабатывает и продает продвинутые суперскалярные микропроцессоры, базирующиеся на системе команд MIPS. Эти процессоры ориентированы на использование в коммуникационных приложениях, таких как маршрутизаторы. Сейчас SandCraft выпустила MIPS процессор SR71000, который сможет работать на частоте до 800 Мгц в первом квартале 2002 года. В настоящее время имеются образцы, работающие на частоте 500 Мгц и 600 Мгц. Планируется в перспективе поднять его рабочуючстоту до 1ГГц и выше. SR71000 - это MIPS64 процессор, в котором реализованы мульти- конвейерность и динамическое предсказание ветвлений, обеспечивается низкое потребление энергии. SR7100 совместим по контактам с ранее выпущенными MIPS процессорами с меньшей производительностью. SR7100 может выполнять до 6 инструкций за такт. Конвейер имеет 9 стадий, а предсказание ветвлений имеет точность 97%, обеспечивая максимальную загрузку конвейера. На одном чипе с процессором расположены 32 Кбайт кэша первого уровня для инструкций и 32 Кбайт кэша первого уровня для данных, 512 Кбт общего кеша второго уровня, схему управления внешним кэшем 3-го уровня емкостью до 16 Мгбт. Внеший интерфейс SR71000 полностью совместим со стандартом SysAD для MIPS систем, и работает на частоте до 133 Мгц. Особое внимание было уделено малому потреблению энергии. На частоте 600 Мгц SR71000 потребляет менее четырех ватт, на частоте 800 Мгц он будет потреблять менее пяти ватт. Устройтво плавающей арифметики полностью отделено от целочисленного конвейера. SR71000 поддерживается рядом современных средств разработки, таких как С-компиляторы от Red Hat и ОС от Wind River. Дополнительная информация : http://www.sandcraft.com =================================================================== 18 октября Lexra анонсирует LX5380 - первое ядро для проектов требующих и DSP и RISC одновременно =================================================================== Lexra - ведущий разработчик микропроцессоров, специализирующийся на 32-битных RISC, RISC-DSP и NPU ядрах для рынка встроенных систем. Менее чем за 4 года Lexra выпустила семь различных процессорных архитектур, продала более 30 лицензий на них в шести странах. Новая разработка Lexra - CPU LX5380. Способный работать на частоте до 420 Мгц (при изготовлении по технологии 0.13 мк), LX5380 - это самое быстрый RISC-DSP процессор. Он выполняет MIPS инструкции, с Radiax 2 DSP расширением. В LX5380 встроено также устройство управления памятью, эффективно поддерживающее такие ОС как Windows CE, Linux, VxWorks, OSE and EPOC. LX5380 имеет 7-стадийный конвейер. Особенностью LX5380 является BMC (Block Move Controller) и соответствующая инструкция перемещания блоков, которая может перемещать данные параллельно с обработкой других данных на DSP. К набору DSP-инструкций Radiax добавлено 20 новых инструкций в результате опыта, полученного в течение эксплуатации Radiax DSP в течение последних двух лет. Как результат, Radiax-2 более производительно обрабатывает поля пакетов и аудио-информацию. Первая продажа LX5380 намечена на март 2002 года. Лицензия для одного проекта для RTL стоит $535,000 плюс $1.10 за чип при изготовлении партий количеством до 100K. Дополнительная информация : http://www.lexra.com =================================================================== 18 октября ARM анонсирует технические детали архитектуры следующего поколения ARMv6 =================================================================== Архитектура ARMv6 была разработана ARM совместно с Intel, Motorola и Texas Instruments. В ARMv6 добавлены SIMD (Single Instruction, Multiple Data) инструкции, которые повышают производительность выполнения аудио- и видео- функций в четыре раза. Кроме того, улучшена система управления памятью для более эффективного ее использования в мультипроцессорных системах. Основные достоинства архитектуры ARMv6 - Повышение производительности на 30% - Улучшенная поддержка мультипроцессорной обработки - Поддержка mixed-endian данных - Повышение производительности обработки медиа в 8 раз. Начало распространения IP компонент ARM процессоров на базе архитектуры ARMv6 предполагается в 2002 году. Дополнительная информация : http://www.arm.com =================================================================== 18 октября Sun Microsystems анонсирует процессор UltraSPARC IIIi =================================================================== Он предназаначен для 1-4 процессорных серверов и рабочих станций. Чип включает большие кеши первого и второго уровня и систему синхронизации памяти. На чипе будет 87 миллионов транзисторов. Предполагаемое потребление энергии - менее 60 ватт. Дополнительная информация : http://www.sun.com =================================================================== 22 октября IKOS анонсирует программу iSave: "Эмуляция без капитальных вложений" =================================================================== Пользовтели могут подписаться на эмуляцию проектов сложностью от 3 до 15 миллионов ASIC вентилей сроком на 6 месяцев и выше и получить через Internet доступ к технологиям эмуляции IKOS. Цена - от $49,500 в месяц для проектов до трех миллионов вентилей. Скорость компиляции - до пяти миллионов вентилей в час. Производительность эмуляции до 2 МГц. Дополнительная информация : http://www.ikos.com =================================================================== 22 октября IKOS продала много эмуляторов VStation-15M в NVIDIA =================================================================== NVIDIA Corporation - глобальный лидер в создании средств обработки графики и мультимедиа для потребительского и профессионального рынка. VStation-15M - эмулятор 4-го поколения от IKOS, обеспечивает эмуляцию на частоте до 2Мгц проектов размером до 15 миллионов ASIC вентилей с возможностью наблюдать все внутренние и внешние сигналы в любой момент времени. Дополнительная информация : http://www.ikos.com =================================================================== 22 октября Chip Architect от Synopsis поддерживает иерархическое проектирование на IBM =================================================================== Планировщик проекта Chip Architect интегрирован в методологию проектирования на IBM, которая носит название Blue Logic. Дополнительная информация : http://www.synopsys.com =================================================================== 22 октября e*ECAD анонсирует продвинутую функциональность сайта =================================================================== e*ECAD - это первый и единственный провайдер EDA средств, использующий он-лайн режимы на условиях почасовой оплаты или оплаты за использование. Доступные средства можно искать по типу, производителю, или в алфавитном порядке. Выделено 4 категории продуктов - Technology - Front-End Design - Physical Design - Back-End Design Имеется также раздел поиска служб консультации, которые разделены на 6 категорий: (1) chip development, (2) technology process, (3) tool flow, (4) system level specialty, (5) additional support, (6) vendor-specific support. Дополнительная информация : http://www.eecad.com =================================================================== 23 октября Mentor Graphics лицензировала IP компоненту USB фирме Parthus Technologies =================================================================== Parthus Technologies разрабатывает SOC платформу InfoStarem для средств мобильной коммуникации. Дополнительная информация : http://www.mentor.com/inventra =================================================================== 23 октября Mentor Graphics присоединяется к OSCI =================================================================== OSCI (Open System C Initiative) - это независимая некоммерческая организация, целью которой является поддержка и развитие System C - языка и библиотеки C++ классов, как стандартного открытого языка для проектирования на системном уровне и симуляции IP компонент. Дополнительная информация : http://www.mentor.com =================================================================== 23 октября Quartus II от Altera бесплатно доступен на WEB-сайте =================================================================== Quartus II Web Edition - это среда проектирования, размещения-и-трассировки и верификации от Altera, сейчас доступна для бесплатного скачивания с сайта www.altera.com Quartus II Web Edition включает все необходимое для FPGA семейств APEX 20KE, FLEX 10KE и FLEX 6000. Разработчики могут оценить качество Quartus II без риска. Дополнительная информация : http://www.altera.com =================================================================== 23 октября Altera открывает новую программу партнерства AMPPS =================================================================== AMPPS - Altera Megafunction Partnership Program for Software в настоящий момент включает HelloSoft Inc. (www.hellosoft.com), Future Software Ltd (www.futsoft.com), и Ncomm,Inc. (www.ncomm.com). Партнеры по AMPP Software расширяют программу AMPP, членами которой являются провайдеры HDL IP компонент. Дополнительная информация : http://www.altera.com http://www.hellosoft.com http://www.futsoft.com http://www.ncomm.com =================================================================== 23 октября ARM укрепляет свое лидерство в 32-битных ядрах CPU для смарт-карт и безопасных приложений =================================================================== ARM объявила о выпуске двух микропоцессорных ядер SC200 и SC210. О выпуске SC100 было объявлено в октябре 2000 года. Sun Java Card в последние два года выдвинулась в главные ОС для смарт-карт. SC200 интегрирует ARM Jazelle для технологии Java Card. ARM Jazelle - это технология ускорения Java приложений почти в 8 раз. Интеграция ARM Jazelle в SC200 позводит непосредственное исполнение байт-кодов Java Card и обеспечит разработчиков ПО для смарт-карт не только наивысшей в промышленности производительностью, но и сократит энергопотребление. SC210 в дополнение к SC200 содержит высокопроизводительный криптографический акселератор, обеспечивающий 100 мс RSA без использования CRT, на частоте 20 Мгц. Дополнительная информация : http://www.arm.com =================================================================== 23 октября Atmel выпускает новый микроконтроллер для смарт-карт =================================================================== Микроконтроллер T83C5121 оптимизирован для смарт-карт, содержит 16 Кбт ROM, DC/DC конвертор, ISO7816 UART, ядро C51. Имеется полный набор средств поддержки - эмулятор, компилятор, симулятор и оценочная плата. Дополнительная информация : http://www.atmel-wm.com/cardreader.htm =================================================================== 24 октября Mentor Graphics включает свои IP компоненты в AMPP =================================================================== Компоненты из библиотеки Inventra, оптимизированные для использования в системе Excalibur на базе ARM-процессора: MUSBFSFC -- USB 1.1 Full Speed Function Controller MCAN2.0 -- CAN 2.0 Network Controller MI2CV2 -- I(2)C V2.0 Bus Interface M16550S -- Enhanced UART with FIFO and Synchronous CPU Interface Предполагется расширение этого состава компонент. Дополнительная информация : http://www.altera.com/ipmegastore http://www.mentor.com/inventra =================================================================== 25 октября Innoveda объявляет программу стратегичесого партнерства =================================================================== В этой программе уже принимают участие более 60 компаний. Дополнительная информация : http://www.innoveda.com/partners =================================================================== 25 октября Aldec и Synplicity расширяют сотрудничество =================================================================== Теперь HDL Analyst фирмы Synplicity поставляется опционально с Active HDL фирмы Aldec. Ранее уже поставлялась программа синтеза Synplify фирмы Synplicity. HDL Analyst генерирует иерархические функциональные схемы по HDL коду. Такие высокоуровневые графические абстракции показывают инженерам, где может быть осуществлено улучшение эффективности или производительности проекта. HDL Analyst обеспечивает эффективную навигацию по всему проекту и помогает пользователям видеть и модифицировать графическое представление проекта. Вы можете получить бесплатную оценочную копию на сайте ALDEC. Дополнительная информация : http://www.aldec.com =================================================================== 26 октября Aldec выпускает аппаратный ускоритель для VHDL/Verilog =================================================================== Riviera IPT (Incremental Prototyping Technology) - это первый и единственный VHDL&Verilog&EdIF симулятор со встроенной аппаратной акселерацией проектов до 10 миллионов вентилей. Riviera IPT позволяет ускорить верификацию в 10-100 раз по сравнению с традиционными RTL-симуляторами. Каждый блок верифицируется программно прежде чем будет "протолкнут" в аппаратную часть. Помещенные в аппаратную часть блоки остаются связанными с HDL блоками в RTL симуляторе, запатентованным Riviera способом. Каждый вновь оттестированный блок "проталкивается" в аппаратную часть. В конце большая часть проектных блоков оказывается в аппаратной части, и поэтому верификация осуществялется на ультравысокой скорости. Riviera IPT сейчас доступен в двух конфигурациях: v800, которая содержит 200k ASIC вентилей и v2000, которая содержит более 500k ASIC вентилей. Сейчас разрабатывается v6000, который сможет поддержать проекты более 1.5 миллионов ASIC вентилей. Цена на Riviera IPT начинается от $90,000. Возможна аренда по цене $10,000 за квартал. Бета-версии Riviera IPT начали продаваться в июле 2001 года. Полноценная поставка начинается с октября 2001 года. Дополнительная информация : http://www.aldec.com =================================================================== 26 октября Aldec распространяет динамически реконфигурируемый менеджер FPGA проекта =================================================================== Design Flow Manager позволяет инженерам использовать любое средство синтеза и проектирования из единой среды Active HDL. Design Flow Manager поддерживает проектирование вне зависимости от инструментальной системы проектирования и архитектуры FPGA. Используя язык Tcl, можно осуществлять индивидуальные настройки. Дополнительная информация : http://www.aldec.com =================================================================== 26 октября Redux Communications использует Xtreme фирмы Axis =================================================================== Redux (Israel), основанная в ноябре 1999 года, разрабатывает SOC-платформу обработки IP-пакетов. Разработанный Redux процессор RX-100 - это высокоинтегрированный сетевой процессор. Для его верификации Redux использовала эмулятор Xtreme и ПО IP Builder фирмы Axis, произведя окончательный этап верификации на реальном трафике и исполняя свое ПО на сетевом процессоре до его реализации в кремнии. ПО - это ОС на модуле ARM9. Дополнительная информация : http://www.reduxcom.com http://www.axiscorp.com ===================================================================== 27 октября ARC добавила Tality к сети своих центров проектирования ===================================================================== В результате соглашения Tality (подразделение Cadence) получила доступ к конфигурируемому пользователями процессору ARCtangent-A4 и средствам разработки SOC на его базе. Список центров ARC-проектирования до Tality включал: - Bluefont Technologies (India), - Delta (Denmark), - Fraunhofer IIS (Germany), - Intrinsix (USA), - Mosaid (Canada), - Palmchip (USA), - Systec (Japan) - Ensigma Technologies и Espico. Дополнительная информация : http://www.arccores.com http://www.tality.com ===================================================================== 27 октября Toshiba анонсировала технические детали MPEG4 декодера ===================================================================== При массовом производстве он будет стоить $35. TC35274XB имеет 4 мбита памяти DRAM и 16-битный RISC процессор и специальный акселератор. TC35274XB обрабатывает видео формата 176*144 пиксела со скоростью 15 кадров в секунду, потребляя 35 милливатт. Дополнительная информация : http://www.chips.toshiba.com ===================================================================== 29 октября Resonext Communications лицензировала ядро ARM922T ===================================================================== Resonext планирует использовать ARM для создания 5 GHz WLAN платформы. Первые образцы планируются на второй квартал 2002 года. Дополнительная информация : http://www.resonext.com http://www.arm.com ======================================================================== 29 октября Hitachi купила много лицензий Debussy для отладки проектов ======================================================================== Hitachi проектирует и производит много чипов, интегрированных в потребительскую электронику, управление автомобилями, мобильные сети, микропроцессоры. Дополнительная информация : http://www.novas.com ======================================================================== 30 октября Atmel выпустила микросхему 4 Мбит конфигурационной памяти ======================================================================== Теперь серия AT17 включает 7 устройств: 65К,128K,256K,512K, 1M, 2M и 4M. Цены - от $2 (в партиях по 10К штук) для 65K до $23 (в партиях по 10К штук) для 4М. Дополнительная информация : http://www.atmel.com/atmel/products/prod22.htm ================================================================== 30 октября ATI поддержала своей RTOS процессор Nios (Altera) ================================================================== ATI (Accelerated Technology Inc.) RTOS Nucleus поддержит встроенный процессор Nios 2.0, оптимизированный для микросхем программируемой логики Atmel. Цена на Nucleus RTOS - от $12,495 (продается с исходниками). Цена на Nucleus NET начинается от $14,995. Дополнительная информация : http://www.acceleratedtechnology.com http://www.altera.com